您的位置: 专家智库 > >

文献类型

  • 6篇期刊文章
  • 5篇专利
  • 1篇会议论文

领域

  • 8篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇宽带
  • 3篇放大器
  • 2篇低相位噪声
  • 2篇星载
  • 2篇射频
  • 2篇相位
  • 2篇相位噪声
  • 2篇可靠性
  • 2篇宽带射频
  • 2篇环形器
  • 2篇架构
  • 2篇功率
  • 2篇功率放大
  • 2篇功率放大器
  • 2篇高功率放大器
  • 2篇高可靠
  • 2篇高可靠性
  • 2篇高功率
  • 1篇带通
  • 1篇带通滤波

机构

  • 12篇中国电子科技...
  • 2篇安徽芯纪元科...

作者

  • 12篇张杰
  • 3篇王秋实
  • 3篇代传堂
  • 2篇赵斌
  • 2篇金术玲
  • 2篇洪一
  • 2篇孟少鹏
  • 2篇张瑞
  • 1篇夏浩淼
  • 1篇郭二辉
  • 1篇樊浩
  • 1篇金林
  • 1篇胡晓文
  • 1篇陆俊峰
  • 1篇柴文乾
  • 1篇郑殷超
  • 1篇孙大成
  • 1篇王启智

传媒

  • 2篇雷达与对抗
  • 2篇中国集成电路
  • 2篇雷达科学与技...
  • 1篇2017年全...

年份

  • 1篇2022
  • 2篇2021
  • 3篇2020
  • 1篇2019
  • 1篇2018
  • 2篇2017
  • 1篇2013
  • 1篇2010
12 条 记 录,以下是 1-10
排序方式:
一种高可靠性的高功率星载宽带射频前端
本发明公开了一种高可靠性的高功率星载宽带射频前端,属于航空航天科技领域,包括第一电桥、第二电桥、第一环形器、第二环形器、第一高功率放大器、第二高功率放大器、第一极化天线、第二极化天线与双平衡LNA接收链路,所述第一电桥与...
张瑞杨迎金术玲张杰丁萍
文献传递
基于Innovus工具的28 nm DDR PHY物理设计方法
2020年
随着CPU、DSP等器件的处理速度迅速提高,对内存的速度和各方面的需求迅速增加。早期的SDRAM工作频率发展到133 MHz已到极限,成为系统性能的瓶颈。DDR(双倍数据率)技术随之应运而生,目前DDR4的性能已经可以达到3200 Mbps级别。DDR PHY作为存储控制器和DRAM颗粒物理接口之间的通用接口,是制约DDR读写速度提升的关键。本文以TSMC 28 nm工艺的DDR PHY设计为例,结合Innovus工具,在描述流程之外,重点研究解决了后端物理设计中时序路径的时间预算、延时优化、路径对齐等问题。最后该DDR PHY在一款工业级DSP中成功集成,并且板级测试结果表明其物理设计结果达到指标要求。
王秋实张杰孟少鹏
关键词:物理设计
一种通用宽带锁相频率源的设计
2017年
设计了一种基于HMC833LP6GE的通用宽带锁相频率源,在25~6 000 MHz频率范围内实现输出信号频率、功率可调。该锁相环设计简洁,集成度高,功耗低,成本低,可满足多方面的需求。测试数据表明该锁相环具有优秀的杂散抑制和相噪性能。
张杰代传堂崇毓华
关键词:锁相环宽带单片机
一种下变频微波光子链路的设计与实现
介绍了一种基于微波光子技术的下变频方法,该方法采用光相干检测技术实现微波信号的频率下转换。讨论了该方法的原理和特点。搭建了下变频微波光子链路,测试了系统性能指标,包括链路增益、镜频抑制、噪声系数和无杂散动态范围,并简要讨...
崇毓华代传堂张杰
关键词:下变频微波光子
文献传递
具有LVDS接口的数据随机存储器
针对DDR接口或QDR接口的数据随机存储器所存在的存储效率低、存储深度浅的技术难题,本实用新型提供一种具有LVDS接口的数据随机存储器,由第一存储单元、第二存储单元、第一寄存单元、第二寄存单元、数据接口单元、地址编码单元...
宋何娟洪一张杰赵斌陆俊峰
文献传递
修复数字电路保持时间违规的几种方法和效果比较
2020年
随着工艺节点的不断变小,芯片签核的工艺角和芯片的工作模式也变得越来越多,造成修复保持时间的时间成本增加。本文给出了五种修复数字电路保持时间违规的方法,对这些方法进行了介绍,比较了各种方法修复效果和所用时间,提出了如何快速有效地修复保持时间违规的建议。
张杰王秋实
梳齿波发生器
本发明公开一种梳齿波发生器,属于测试测量技术领域,包括低相位噪声放大器、带通滤波器和脉冲发生器;低相位噪声放大器的输出端与带通滤波器的输入端相连;带通滤波器的输出端与脉冲发生器的输入端相连;低相位噪声放大器的输入信号为参...
代传堂张杰胡晓文柴文乾崇毓华郑殷超樊浩夏浩淼
文献传递
基于混合摆放技术的布局规划被引量:2
2020年
随着集成电路工艺技术的进步,集成电路的设计规模变得越来越大,设计中含有数目众多的宏单元,从而加大了后端实现中布局规划的难度。如何更好更快地完成标准单元和宏单元混合模式电路的布局规划,使得芯片性能达到最优,成为亟待解决的一个问题。本文介绍了一种由工具自动将标准单元和宏单元同时摆放的布局流程——混合摆放布局流程,并与传统布局流程进行了对比,通过在实际项目上的应用和对最终结果分析,证明了混合摆放布局流程可以提高后端布局规划的工作效率并可使得芯片的性能得到很大提升。
张杰
关键词:布局规划宏单元
S波段捷变频频率合成器的设计
2021年
设计了一种基于直接模拟频率合成与DDS技术相结合的S波段捷变频频率合成器,该合成器具有低相位噪声、低杂散、高集成度的性能优点。介绍了该频率合成器的设计思路,并给出了相关实物测试结果。通过相关电路设计,可使其在S波段实现输出信号的频率、功率可调,能满足多方面应用需求。
杨迎张杰
关键词:S波段捷变频低相位噪声高集成度
一种高可靠性的高功率星载宽带射频前端
本发明公开了一种高可靠性的高功率星载宽带射频前端,属于航空航天科技领域,包括第一电桥、第二电桥、第一环形器、第二环形器、第一高功率放大器、第二高功率放大器、第一极化天线、第二极化天线与双平衡LNA接收链路,所述第一电桥与...
张瑞杨迎金术玲张杰丁萍
文献传递
共2页<12>
聚类工具0