孟少鹏
- 作品数:11 被引量:1H指数:1
- 供职机构:中国电子科技集团公司第三十八研究所更多>>
- 相关领域:电子电信电气工程更多>>
- 基于VCD文件的动态电压降分析流程概述
- 2014年
- 随着先进工艺的发展,动态电压降成为必须考虑的因素。本文介绍了动态电压降的分析流程,采用Redhawk作为分析工具对一款SOC测试芯片进行动态电压降分析。分析结果表明该芯片动态电压降满足设计要求,并给出了改善动态电压降的几种技术手段。
- 孟少鹏马强
- 关键词:电压降VCDAPL
- 电源关断技术在导航芯片的物理设计实现被引量:1
- 2014年
- 本文通过Cadence公司的EDI平台介绍了电源关断的物理设计流程,采用CPF文件定义了电源关断意图和功耗约束。通过对一款导航测试芯片采用电源关断技术,完成物理设计流程,并对芯片关断前后的漏电功耗进行了仿真分析。分析结果表明,采用电源关断技术,可以有效的降低芯片的漏电功耗。
- 孟少鹏马强
- 关键词:物理设计
- 基于Innovus工具的28 nm DDR PHY物理设计方法
- 2020年
- 随着CPU、DSP等器件的处理速度迅速提高,对内存的速度和各方面的需求迅速增加。早期的SDRAM工作频率发展到133 MHz已到极限,成为系统性能的瓶颈。DDR(双倍数据率)技术随之应运而生,目前DDR4的性能已经可以达到3200 Mbps级别。DDR PHY作为存储控制器和DRAM颗粒物理接口之间的通用接口,是制约DDR读写速度提升的关键。本文以TSMC 28 nm工艺的DDR PHY设计为例,结合Innovus工具,在描述流程之外,重点研究解决了后端物理设计中时序路径的时间预算、延时优化、路径对齐等问题。最后该DDR PHY在一款工业级DSP中成功集成,并且板级测试结果表明其物理设计结果达到指标要求。
- 王秋实张杰孟少鹏
- 关键词:物理设计
- 基于TSMC55工艺的ELC流程
- 2010年
- 相对于TSMC65纳米工艺,TSMC55纳米工艺提供了更小的面积、更快的速度。ELC不仅可以检查厂商提供的65纳米标准单元库,还可以产生相应的55纳米标准单元库。本文首先介绍了ELC特征化技术原理,在没有相应ARM55标准单元库的情况下,通过对ARM65标准单元库进行ELC特征化流程,得到速度更快的ARM55标准单元库。并将其应用在实际的设计中进行综合,综合结果与厂商提供的经验值一致。
- 孟少鹏马强
- 关键词:GDS
- 基于后端物理流程的触发器加固设计及验证
- 2019年
- 在太空等辐射环境条件下,数字集成电路内部的触发器受到辐射效应影响,易发生单粒子翻转错误。本文提出了一种数字电路触发器自动冗余加固方案,基于后端物理平台实现触发器的自动冗余及判决功能。利用寄存器堆网表进行试验评估,评估表明加固后的网表满足加固要求,并且通过逻辑一致性检查,保证了加固后网表的功能正确性。
- 孟少鹏王秋实刘冠男惠惠
- 关键词:触发器三模冗余网表
- 适用于纳米级工艺的抗辐射SRAM芯片后端物理设计方法
- 一种适用于纳米级工艺的抗辐射SRAM芯片物理设计方法,包括:步骤1:数据准备;步骤2:布局;步骤3:标准单元放置;步骤4:时钟树综合;步骤5:绕线;步骤6:物理设计检查;步骤7:流片,步骤2中,存储器IP模块布局的原则是...
- 王秋实金林李寅寅孟少鹏刘冠男
- 文献传递
- 一款抗辐射SRAM的后端物理设计
- 2019年
- 随着半导体工艺的进步和器件的特征尺寸缩短,单粒子多位翻转事件和单粒子瞬态辐射效应事件显著增长,传统多模冗余技术无法满足加固要求。对一款抗辐射存储器进行后端物理设计,在布局和时钟树设计阶段实现了空间交织冗余和时间交织冗余的加固手段,最后对物理设计结果进行了分析。
- 孟少鹏
- 关键词:物理设计抗辐射SRAM冗余技术半导体工艺特征尺寸
- 一种基于门控技术的处理器时钟树架构及构建方法
- 一种基于门控技术的处理器时钟树架构,所述时钟树架构包括局部时钟树、全局时钟网格和顶层链;所述局部时钟树包括根据处理器的每一个运算宏的具体分布位置配置的与运算宏相对应的门控时钟节点,以及用于控制所述门控时钟节点的相应门控时...
- 张杰金林王秋实赵斌孟少鹏孙大成刘小明
- 文献传递
- 基于雷达应用的多通道波形产生设计
- 2014年
- 本文介绍了一种应用于雷达系统的16通道波形产生器。该波形产生器可以产生线性调频、非线性调频和相位编码三种信号,而且时宽、带宽以及其它参数通过光纤可调,大大减少了电路的输入接口,而且通过光纤配置可灵活远端控制。
- 马强孟少鹏胡海生
- 关键词:线性调频非线性调频FPGA
- 自校验技术在LVDS传输中的应用
- 2009年
- 随着LVDS技术在高速数字系统中的应用,由于布局、布线等原因使LVDS数据和时钟出现错位情况。本文提出了自校验技术在接收AD9252LVDS信号时的应用,可以使接收到的数据实现自动纠错的功能,从而增加了LVDS数据传输的稳定性。此技术通过Verilog HDL实现,已通过FPGA验证。
- 马强孟少鹏
- 关键词:LVDSFPGA