您的位置: 专家智库 > >

王永维

作品数:16 被引量:8H指数:2
供职机构:中国电子科技集团第十三研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 9篇专利
  • 6篇期刊文章
  • 1篇会议论文

领域

  • 8篇电子电信

主题

  • 5篇碳化硅
  • 4篇势垒
  • 4篇肖特基
  • 4篇二极管
  • 3篇电极
  • 3篇肖特基二极管
  • 3篇肖特基势垒
  • 3篇肖特基势垒二...
  • 3篇金属
  • 3篇击穿电压
  • 3篇半导体
  • 3篇场限环
  • 2篇导通
  • 2篇阳极
  • 2篇阴极
  • 2篇深能级
  • 2篇碳化硅肖特基...
  • 2篇投影光刻
  • 2篇能级
  • 2篇外延层

机构

  • 16篇中国电子科技...
  • 4篇北京国联万众...
  • 3篇电子科技大学
  • 2篇北京振兴计量...
  • 1篇河北工业大学
  • 1篇中国电子科技...
  • 1篇石家庄铁道大...
  • 1篇山东省产品质...
  • 1篇河北新华北集...

作者

  • 16篇王永维
  • 8篇王勇
  • 7篇王敬轩
  • 3篇刘忠山
  • 3篇闫伟
  • 2篇张力江
  • 2篇马杰
  • 2篇周锌
  • 1篇吴洪江
  • 1篇邓小川
  • 1篇李佳
  • 1篇张志国
  • 1篇梁东升
  • 1篇崔占东
  • 1篇崔玉兴
  • 1篇党冀萍
  • 1篇吕树海
  • 1篇付兴中
  • 1篇赵永瑞
  • 1篇廖龙忠

传媒

  • 4篇半导体技术
  • 1篇通讯世界
  • 1篇电子工业专用...

年份

  • 2篇2024
  • 1篇2023
  • 1篇2020
  • 3篇2019
  • 5篇2017
  • 2篇2016
  • 2篇2014
16 条 记 录,以下是 1-10
排序方式:
一种高结终端效率1700V/10A SiC功率MOSFET被引量:4
2020年
设计了一种具有分组缓变间距场限环(MGM-FLR)结终端结构的SiC功率MOSFET,并基于国内现有的SiC电力电子器件工艺平台进行了流片,完成了1700 V/10 A SiC功率MOSFET样品的制备。测试结果表明,MGM-FLR结构有效调制并优化了结终端区域的表面电场强度分布,SiC MOSFET漏电流为1μA时最大击穿电压达到2400 V,为理想平行平面结击穿电压的91%。器件的比导通电阻约为36 mΩ·cm^2,阈值电压为2.9 V。对制备的SiC功率MOSFET进行了150℃、168 h的高温反偏(HTRB)可靠性测试评估,实验前后的击穿电压变化量不超过100 V,初步验证了MGM-FLR结终端结构的鲁棒性和可行性。
刘岳巍杨瑞霞张志国王永维邓小川
关键词:场限环击穿电压
碳化硅器件终端结构及其制作方法
本发明涉及半导体技术领域,公开了一种碳化硅器件终端结构及其制作方法。该碳化硅器件终端结构包括N+型SiC衬底、第一N‑型外延层、第二N‑型外延层、第一P型主结、P型终端、第二P型主结、第一电极层和第二电极层,通过将P型终...
王永维马杰吕树海王国清张力江
文献传递
深能级快速离化导通器件及其制造方法
本发明公开了一种深能级快速离化导通器件及其制造方法,属于半导体器件工艺制造技术领域。本发明包括N型半导体基片,所述N型半导体基片的正面为P型扩散区,所述P型扩散区上分布阴极P<Sup>+</Sup>区、阴极N<Sup>+...
王敬轩刘忠山闫伟王永维王勇
文献传递
利用复合介质导电膜实现SiC基片投影光刻标记的方法
本发明公开了一种利用复合介质导电膜实现SiC基片投影光刻标记的方法,涉及SiC电子器件技术领域。包括如下步骤:(a)对SiC基片进行清洗处理;(b)在SiC基片上生长适当厚度用于掩蔽光刻的复合介质导电膜;(c)通过光刻技...
王敬轩王永维王勇
文献传递
100 V SOI厚栅氧LDMOS器件设计与优化
2024年
基于高压模拟开关需求,对100 V绝缘体上硅(SOI)厚栅氧横向扩散金属氧化物半导体(LDMOS)器件开展研究。利用仿真软件,研究了该LDMOS器件的结构参数,包括漂移区长度、漂移区掺杂剂量、多晶硅栅场板长度对LDMOS器件击穿电压的影响。采用沟道离子补偿注入的方法,通过控制沟道区调整沟道区硼离子注入剂量,调节器件的阈值电压,同时通过优化N阱区(N-well)注入窗口长度改善器件的饱和电流。
王永维黄柯月温恒娟陈浪涛周锌
关键词:绝缘体上硅功率器件击穿电压
一种降低漏电流的GaN器件
本实用新型公开了一种降低漏电流的GaN器件,涉及GaN功率半导体器件领域。该GaN器件自下而上依次包括衬底、AlN缓冲层、非掺杂GaN外延层、高掺杂AlGaN势垒层、高介电常数介质材料层和复合介质材料层;所述非掺杂GaN...
王敬轩王永维王勇
文献传递
SOI高压LDMOS器件氧化层抗总电离剂量辐射效应研究
2024年
绝缘体上硅(SOI)高压横向扩散金属氧化物半导体(LDMOS)器件是高压集成电路的核心器件,对其进行了总电离剂量(TID)辐射效应研究。利用仿真软件研究了器件栅氧化层、场氧化层和埋氧化层辐射陷阱电荷对电场和载流子分布的调制作用,栅氧化层辐射陷阱电荷主要作用于器件沟道区,而场氧化层和埋氧化层辐射陷阱电荷则主要作用于器件漂移区;辐射陷阱电荷在器件内部感生出的镜像电荷改变了器件原有的电场和载流子分布,从而导致器件阈值电压、击穿电压和导通电阻等参数的退化。对80 V SOI高压LDMOS器件进行了总电离剂量辐射实验,结果表明在ON态和OFF态下随着辐射剂量的增加器件性能逐步衰退,当累积辐射剂量为200 krad(Si)时,器件的击穿电压大于80 V,阈值电压漂移为0.3 V,器件抗总电离剂量辐射能力大于200 krad(Si)。
王永维黄柯月王芳温恒娟陈浪涛周锌周锌
一种降低GaN器件漏电流的方法
本发明公开了一种降低GaN器件漏电流的方法,涉及GaN功率半导体器件领域。制备步骤:(a)对GaN基片的表面进行清洗处理;(b)台面光刻与注入隔离;(c)在GaN基片表面上生长一层高介电常数介质材料层;(d)在淀积的高介...
王敬轩王永维王勇
文献传递
利用复合介质导电膜实现SiC基片投影光刻标记的方法
本发明公开了一种利用复合介质导电膜实现SiC基片投影光刻标记的方法,涉及SiC电子器件技术领域。包括如下步骤:(a)对SiC基片进行清洗处理;(b)在SiC基片上生长适当厚度用于掩蔽光刻的复合介质导电膜;(c)通过光刻技...
王敬轩王永维王勇
JFET注入型N沟道SiC MOSFET器件及其制备方法
本发明公开了一种JFET注入型N沟道SiC MOSFET器件及其制备方法,所述方法包括如下步骤:在外延层上淀积第一介质层作为离子注入缓冲层;将JFET区上方的第二介质层刻蚀,刻蚀后进行JFET区离子注入;淀积第三介质层,...
刘相伍王永维陟金华廖龙忠安国雨周国冯旺张力江付兴中商庆杰高昶
共2页<12>
聚类工具0