杨立杰
- 作品数:1 被引量:4H指数:1
- 供职机构:北京航天测控技术有限公司更多>>
- 相关领域:自动化与计算机技术更多>>
- 基于SDRAM大容量缓存FIFO控制器的设计与实现被引量:4
- 2015年
- 数据通过采集模块后需要进行缓存,然后再通过DMA写入上位机,SDRAM存储容量大,符合大批量数据的存储,FIFO可以在不同的速率下读写数据,根据两者的优势,本设计是基于SDRAM控制器实现的大容量缓存FIFO;系统中FPGA采用Altera公司的CycloneII:EP2C35F484I8,使用verilog语言实现,通过Quartus11.0编译、综合、布线后,时钟能够达到100 MHz;设计通过了仿真与验证,在仿真验证下,此大容量FIFO存储速率达到43.6 MByte/s;设计已经成功用于实际环境中,输入输出时钟完全不确定的情况下,SDRAM的最低利用率是43%,在时钟相差小的情况下,利用率可以达到100%,符合系统设计需要。
- 李丽斯杨立杰殷晔安佰岳刘康丽
- 关键词:SDRAM控制器缓存