您的位置: 专家智库 > >

徐玉婷

作品数:1 被引量:2H指数:1
供职机构:中国电子科技集团第五十八研究所更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇电流
  • 1篇行为级
  • 1篇行为级模型
  • 1篇芯片
  • 1篇漏电
  • 1篇漏电电流
  • 1篇SRAM
  • 1篇SRAM单元
  • 1篇FPGA芯片

机构

  • 1篇中国电子科技...

作者

  • 1篇徐新宇
  • 1篇徐玉婷

传媒

  • 1篇电子与封装

年份

  • 1篇2014
1 条 记 录,以下是 1-1
排序方式:
一种适于FPGA芯片的SRAM单元及外围电路设计被引量:2
2014年
静态存储器(SRAM)功耗是整个芯片功耗的重要组成部分,并且大规模SRAM的仿真在芯片设计中也相当费时。提出了一种基于40 nm CMOS工艺、适用于FPGA芯片的SRAM单元结构,并为该结构设计了外围读写控制电路。仿真结果表明,该结构的SRAM单元在保证正确的读写操作下,静态漏电电流远远小于同工艺下普通阈值CMOS管构造的SRAM单元。同时,为了FPGA芯片设计时大规模SRAM功能仿真的需要,为SRAM单元等编写了verilog语言描述的行为级模型,完成了整个设计的功能验证。
徐新宇徐玉婷林斗勋
关键词:漏电电流行为级模型
共1页<1>
聚类工具0