赵强
- 作品数:10 被引量:45H指数:4
- 供职机构:西安航空计算技术研究所更多>>
- 发文基金:武器装备预研基金国家科技重大专项中国人民解放军总装备部预研基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 一种有效的电路仿真验证技术被引量:2
- 2004年
- 由于数字电路设计复杂性的增加以及日益紧迫的设计周期的压力,数字电路仿真模型的混合应用在实际应用中变得越来越重要。首先讨论了这种应用带来的问题以及相应的解决方法,接着介绍了混合仿真模型描述的数字电路进行功能验证的两种方案:以VHDL语言描述为顶层的设计方案和以原理图为顶层的设计方案。数字电路仿真模型的混合应用技术,是一种对于混合仿真模型描述的数字电路进行功能验证的方便、快捷的方法,使用该技术可以大大提高数字电路设计的质量和可靠性。
- 赵强
- 关键词:数字电路VHDL语言仿真模型
- FC IP软核的仿真与验证被引量:15
- 2009年
- 基于FC通信协议处理的SoC设计中,FC IP核的仿真验证是其基础。文中概要介绍了FC协议,通过分析其层次架构,明确了软硬件交汇点,从而给出了FC通信协议处理SoC中FC IP的基本功能定义。在此基础上,简单介绍了FC-IP的设计,描述了IP的逻辑结构及模块功能。对于FC-IP的仿真验证,从基于testbench的功能仿真和基于FPGA平台的软硬件协同验证两方面进行了全面介绍。结果证明IP实现了预定功能,符合设计要求。
- 杨海波田泽蔡叶芳李攀黎小玉赵强
- 关键词:光纤通道IP核FPGA验证
- 1553B总线接口SoC验证平台的实现被引量:23
- 2008年
- 随着半导体技术的发展,验证已经成为SoC设计的瓶颈。分析了SoC验证面临的困难,结合1553B总线接口SoC芯片的具体实践,重点研究了SoC验证平台的一种构建实现方法。该方法提高了验证效率,缩短了整个设计验证周期。
- 郭蒙田泽蔡叶芳赵强
- 关键词:片上系统SOC验证
- 一种基于CAN总线的编码器采集电路设计被引量:4
- 2020年
- 针对编码器安装环境复杂、数据精度高、实时性和可靠性要求高等特点,设计了一种基于CAN总线的编码器采集电路,主要包括数据采集单元、电源单元、控制和通信单元,同时增加隔离保护电路,减小干扰,保证可靠性。设计采用FPGA实现SSI接口数据采集,STM32系列处理器通过SPI接口从FPGA获取数据,再通过CAN总线发送到其他设备,实现编码器数据采集和上报功能。电路通过了高低温、振动及环境应力筛选试验,满足系统高实时性、高可靠性需求。
- 邓轲邓轲赵强赵强赵彬
- 关键词:FPGACAN总线绝对值编码器
- 嵌入式GPU的FPGA原型验证平台设计及实现被引量:2
- 2020年
- GPU是一种设计复杂度非常高的专用功能芯片,传统的FPGA验证平台无法实施GPU芯片的原型验证。设计和实现了一种FPGA原型验证平台,具有逻辑容量大、复用率高、易移植、FPGA之间信号传输稳定可靠等特征。一方面,FPGA原型验证平台能够实现嵌入式GPU芯片快速、充分验证,从而加快项目进度,为流片成功提供有力支撑;另一方面,平台的设计及实现也为其他超大规模、高复杂度的数字集成电路的FPGA原型验证平台的开发提供了参考。
- 赵强郭亮
- 关键词:图形处理器现场可编程门阵列
- 多总线接口信号处理SoC虚拟验证平台的实现
- 2014年
- 多总线接口信号处理SoC芯片是以信号处理DSP为核心集成了多个总线接口的片上系统,该SoC涉及的总线协议众多,验证复杂、工作量大,验证将是该SoC芯片开发的瓶颈。为了缩短多总线接口信号处理SoC芯片的开发周期,提高该SoC芯片的一次流片成功率,必须采用更为可靠和有效的验证方案。以SoC验证流程及方法为指导,重点介绍了多总线接口信号处理SoC虚拟验证平台的构建和具体实施。验证结果表明,该验证平台能高效、全面验证芯片功能,提高了芯片验证效率,缩短了整个芯片开发周期,为芯片的成功投片提供了可靠保障。
- 刘承禹田泽赵强廖寅龙
- PCIe总线物理层弹性缓冲设计与实现被引量:3
- 2016年
- PCIe是在PCI总线的基础上提出的新一代总线和接口标准,它原来的名称为"3GIO",是由英特尔在2001年提出的。PCIe属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理、错误报告、端对端的可靠性传输、热插拔以及服务质量(QOS)等功能。PCIe作为高速串行数据总线以其众多的优点在计算机、通讯、航空航天等领域得到了广泛应用。为了实现稳定可靠的数据通讯,必须解决总线恢复时钟域数据和本地时钟域数据的同步问题,弹性缓冲区是实现PCIe总线接口数据同步机制的有效方法。文中根据PCIe协议要求,分析PCIe总线通信中时钟偏差的多种场景,设计了一款采用20位数据总线,读写时钟频率可达250 MHz的弹性缓冲,有效解决了PCIe总线通信中总线恢复时钟域与本地时钟域的数据同步问题。
- 廖寅龙田泽赵强马超
- 关键词:PCIE
- SoC芯片中SRIO接口的FPGA验证平台设计验证
- 2016年
- SRIO接口基于串行包交换协议,包含SRIO接口的高性能处理器已广泛应用于航空嵌入式系统中,SRIO高速接口功能与性能的验证是整个系统设计的关键,设计可靠完备的验证平台对芯片SRIO接口的验证至关重要。文中基于对Rapid IO协议的理解,基于一款So C芯片设计并搭建了FPGA验证平台,策划FPGA功能验证点,完成对SRIO核的验证。基于文中的验证平台可完成SRIO接口不同线速率,不同线宽,以及SRIO不同包类型的覆盖验证,测试内容已覆盖SRIO协议中规定的内容。
- 曹朋朋田泽赵强李攀王泉
- 关键词:SRIOFPGA平台
- 事件管理控制电路的设计与实现
- 2021年
- 事件管理控制电路广泛应用于运动控制、电机控制等工业控制领域,为使用者提供了强大的控制功能。在深入解读、分析事件管理控制电路工作机理的基础上,提出了一种事件管理控制电路的设计与实现方案,详细阐述了电路的功能设计、实现及验证。该电路功能稳定可靠,自动化程度高,可移植性强,具有较高的成熟度,可以满足运动控制和电机控制系统的应用需求,已成功应用于一款SoC电路的设计中。
- 赵强田泽田泽淮治华
- 关键词:事件管理死区正交编码
- 基于SOPC的FC-2层协议设计与实现被引量:7
- 2009年
- 在分析了光纤通道协议基本层次结构和拓扑结构的基础上,提出了一种面向机载应用、基于SOPC平台的FC-2层协议软硬件协同设计与实现的方法。对平台的构建、基于平台相应的驱动软件、FC2层协议协同设计软件进行了详细论述,对基于SOPC的FC-2层协议的实现,通过自身板级互联、与商业板卡以及与商业交换机互联的三种方式进行了协议的全面测试,验证了FC-2层协议基于SOPC软硬件协同设计与实现的有效性。
- 蔡叶芳田泽杨海波李攀赵强黎小玉
- 关键词:光纤通道SOPC