您的位置: 专家智库 > >

贾海昆

作品数:53 被引量:12H指数:1
供职机构:清华大学更多>>
发文基金:北京市科技计划项目国家自然科学基金更多>>
相关领域:电子电信电气工程自动化与计算机技术文化科学更多>>

文献类型

  • 49篇专利
  • 4篇期刊文章

领域

  • 26篇电子电信
  • 4篇电气工程
  • 3篇自动化与计算...
  • 1篇文化科学

主题

  • 15篇电路
  • 11篇毫米波
  • 10篇信号
  • 9篇锁相
  • 8篇压控
  • 8篇振荡器
  • 8篇锁相环
  • 8篇放大器
  • 7篇压控振荡器
  • 7篇功率合成
  • 5篇电子设备
  • 5篇噪声
  • 5篇收发
  • 5篇收发机
  • 5篇相控阵
  • 5篇相位
  • 5篇雷达
  • 5篇鉴相
  • 5篇功率合成网络
  • 5篇合成网络

机构

  • 53篇清华大学

作者

  • 53篇贾海昆
  • 51篇池保勇
  • 43篇邓伟
  • 7篇王志华
  • 2篇陈磊
  • 1篇邵明坤

传媒

  • 2篇微纳电子与智...
  • 1篇电子与信息学...
  • 1篇微电子学

年份

  • 10篇2024
  • 21篇2023
  • 8篇2022
  • 6篇2021
  • 1篇2020
  • 1篇2016
  • 1篇2015
  • 2篇2014
  • 3篇2013
53 条 记 录,以下是 1-10
排序方式:
一种正交本振信号发生器、本振链路和射频收发机
本文公开一种正交本振信号发生器、本振链路和射频收发机,本发明实施例正交本振信号发生器包括:包含两级级联单元的多相滤波器和具备正交耦合功能的倍频器;其中,多相滤波器的第一级级联单元将差分信号转换为第一正交信号,第二级级联单...
邓伟贾海昆池保勇
文献传递
毫米波功率分配网络
本发明提供一种毫米波功率分配网络,其中,所述毫米波功率分配网络可以包括:第一通路和第二通路,其中,所述第一通路和所述第二通路镜像设置并共用第一端口;所述第一通路设置有第一传输线和第一LCLCL高阶网络,所述第二通路设置有...
贾海昆黄向荣邓伟池保勇
文献传递
时间交织的多参考时钟的锁相环、片上系统及电子设备
本发明提供一种时间交织的多参考时钟的锁相环、片上系统以及电子设备,涉及集成电路技术领域,包括:多相位分频器与主鉴相器、所有从鉴相器分别连接;主晶振与主鉴相器连接,每个同步环路中的从晶振与从鉴相器连接;所有鉴相器的输出端经...
邓伟刘鸿倬贾海昆池保勇
一种测试和外灌一体化的接口电路、本振以及电子设备
本发明提供一种测试和外灌一体化的接口电路、本振以及电子设备,涉及集成电路技术领域,包括:外灌输入接口、压控振荡器输入接口、测试输出接口、本振输出接口;外灌输入接口通过第一支路与本振输出接口连接;压控振荡器输入接口通过第二...
邓伟吴奇修贾海昆池保勇
毫米波FMCW两单元相控阵测距测速单片雷达收发机
毫米波FMCW两单元相控阵测距测速单片雷达收发机属于测距测速雷达收发机领域,其特征在于,由FMCW发射模块、两单元接收模块、数字控制模块以及偏置产生模块构成,FMCW发射模块用于产生FMCW连续波调制信号,放大之后通过天...
池保勇贾海昆况立雪王志华
文献传递
一种直接调制的数字发射机和发射机的调制发射方法
本发明实施例公开了一种直接调制的数字发射机和发射机的调制发射方法,该发射机包括:振荡模块和调制发射模块;振荡模块,用于产生N相位的本振信号;调制发射模块包括:N个输出单元,调制发射模块用于通过每一相位的本振信号驱动一个输...
邓伟贾海昆池保勇
文献传递
锁相环、电子设备、锁相控制方法及装置
本申请提供一种锁相环、电子设备、锁相控制方法及装置。锁相环包括:振荡器、数字锁相环路及模拟锁相环路。数字锁相环路包括数字鉴相器及数字环路滤波器,数字鉴相器的第一输入端用于连接参考时钟源,参考时钟源用于提供参考时钟,数字鉴...
邓伟刘鸿倬贾海昆池保勇
数字时间转换器、锁相环以及电子设备
本申请提供一种数字时间转换器、锁相环以及电子设备。数字时间转换器包括:输入端、输出端、N(N≥1)个延时单元。输入端用于接收输入信号。输出端用于输出输出信号。每个延时单元包括串联连接的电感和电容。电感连接输入端,后一延时...
邓伟刘鸿倬贾海昆池保勇
用于77GHz毫米波雷达的模拟基带电路设计被引量:1
2013年
实现了一个带宽和增益可配置、高线性度、低噪声的模拟基带电路,可应用于77GHz CMOS毫米波雷达接收机。电路包括一个带宽可配置的5阶巴特沃斯低通滤波器模块、三个可编程增益放大器模块以及三个直流失调消除环路。增益范围为18~70dB,增益步进为6dB;带宽为200kHz~2MHz;噪声系数最小为24dB;输出1-dB压缩点为5.1dBm,在最高增益时,IIP3为-52dBm;功耗为14.6mA@1V。电路采用65nm CMOS工艺实现,芯片面积为1.2×0.93(mm2)。
邵明坤池保勇贾海昆王志华
关键词:CMOS
一种全连接的多波束相控阵架构、芯片以及电子设备
本发明提供了一种全连接的多波束相控阵架构、芯片以及电子设备,涉及天线技术领域。多个天线通道中每个天线通道,通过功率分配网络与多个移相衰减通道连接;每个天线通道对应的多个移相衰减通道,与其它天线通道对应的多个移相衰减通道,...
贾海昆黄向荣邓伟池保勇
共6页<123456>
聚类工具0