您的位置: 专家智库 > >

王文婷

作品数:3 被引量:0H指数:0
供职机构:复旦大学更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇专利
  • 1篇期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇处理器
  • 2篇电路
  • 2篇虚拟机
  • 2篇指令CACH...
  • 2篇嵌入式
  • 2篇嵌入式微处理...
  • 2篇微处理器
  • 2篇内存
  • 2篇内存单元
  • 2篇32位嵌入式...
  • 1篇指令集
  • 1篇哈佛结构
  • 1篇VLSI
  • 1篇VLSI实现
  • 1篇32位RIS...
  • 1篇32位RIS...
  • 1篇MIPS

机构

  • 3篇复旦大学

作者

  • 3篇徐科
  • 3篇闵昊
  • 3篇王文婷
  • 2篇顾沧海
  • 2篇忻凌
  • 2篇周晓方

传媒

  • 1篇半导体技术

年份

  • 1篇2005
  • 2篇2003
3 条 记 录,以下是 1-3
排序方式:
采用双指令集的32位嵌入式微处理器
本发明为一种采用新体系结构的32位嵌入式微处理器,能够处理本地RISC指令和Java卡虚拟机两套指令集。它由取指单元、指令cache、指令译码电路、指令折叠电路、通用寄存器组、数据运算单元、内存单元、前推电路、异常处理单...
徐科王文婷忻凌闵昊周晓方顾沧海
文献传递
采用双指令集的32位嵌入式微处理器
本发明为一种采用新体系结构的32位嵌入式微处理器,能够处理本地RISC指令和Java卡虚拟机两套指令集。它由取指单元、指令cache、指令译码电路、指令折叠电路、通用寄存器组、数据运算单元、内存单元、前推电路、异常处理单...
徐科王文婷忻凌闵昊周晓方顾沧海
文献传递
32位嵌入式RISC处理器的VLSI实现(英文)
2003年
本文实现了一个低功耗,高速度的32位RISC处理器。芯片采用了ARM V4的指令集,哈佛结构和五级流水线。同时利用了改进的流水冲突检测控制和异常处理使得流水线能以较高的速度顺序流动。与商用的ARM7TDMI相比,在0.6mm的工艺上达到了与商用0.35mm工艺制造相同的速度,同时CPI降低了26%,MIPS上升了36%。整个系统在APTIX公司提供的MP3CF硬件仿真器上完成了硬件验证,现已完成了版图设计并提交流片。
徐科王文婷闵昊
关键词:32位RISC处理器指令集哈佛结构VLSIMIPS
共1页<1>
聚类工具0