您的位置: 专家智库 > >

辛维平

作品数:6 被引量:3H指数:1
供职机构:西安电子科技大学更多>>
发文基金:国家高技术研究发展计划国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇期刊文章
  • 2篇专利
  • 1篇学位论文

领域

  • 5篇电子电信

主题

  • 4篇电路
  • 3篇集成电路
  • 2篇偏置
  • 2篇偏置电路
  • 2篇阈值电压
  • 2篇PDP
  • 2篇SCA
  • 2篇参考电压
  • 2篇测量管
  • 2篇测试电路
  • 2篇COST-E...
  • 1篇电路结构
  • 1篇亚微米
  • 1篇载流子
  • 1篇深亚微米
  • 1篇嵌入式
  • 1篇热载流子
  • 1篇微米
  • 1篇经时击穿
  • 1篇可靠性

机构

  • 6篇西安电子科技...

作者

  • 6篇辛维平
  • 5篇李小明
  • 5篇庄奕琪
  • 2篇张丽

传媒

  • 2篇Journa...
  • 1篇电子学报

年份

  • 1篇2013
  • 2篇2012
  • 1篇2010
  • 1篇2008
  • 1篇2007
6 条 记 录,以下是 1-6
排序方式:
预报集成电路负偏压不稳定性失效的测试电路
本发明公开了一种预报集成电路负偏压不稳定性失效的测试电路。主要包括测量管(3),恒流偏置电路,电压参考电路,滞回比较器电路,双向开关电路,开关管(12)。该测量管(3)用于测量阈值电压漂移,该恒流偏置电路给测量管(3)提...
庄奕琪辛维平李小明
文献传递
A Double High-Voltage p-LDMOS and Its Compatible Process for PDP Scan-Driver ICs
2008年
A high-voltage p-LDMOS(HV-pMOS) with field-oxide as gate dielectric and a RESURF drain drift region to undertake high gate-source voltage and drain-source voltage for the scan driver chip of plasma display panels (PDP) is purposed based on the epitaxial bipolar-CMOS-DMOS (BCD) process. The key considerations and parameters of the design are discussed:the thickness of gate dielectrics is 1mm and the area of the device is 80μm × 80μm. Only 18 photoetching steps are needed in the developed process,which is compatible with standard CMOS, bipolar, and VDMOS devices. The breakdown voltage of the HV-pMOS in the process control module (PCM) is more than 200V. The results are favorable for 170V PDP scan driver chips,which contribute to the competitive cost efficiency.
李小明庄奕琪张丽辛维平
关键词:PDPCOST-EFFECTIVE
片上栅氧经时击穿失效监测电路与方法被引量:1
2012年
栅氧经时击穿(Time Dependent Dielectric Breakdown(TDDB))等失效机理引起的失效是电路失效的主要原因之一,而这些电路的失效可能会造成灾难性的后果.本文提出了一种片上、能对栅氧经时击穿引起的失效进行实时预报的电路及方法.当栅氧经时击穿引发电路或系统失效时,本监测电路会发出报警信号.本监测电路采用标准的CMOS工艺,只占用很小的芯片面积,同时它只与宿主电路共用电源信号,从而不会给宿主电路带来任何干扰.本监测电路采用0.18μmCMOS工艺实现了投片验证.
辛维平庄奕琪李小明
关键词:可靠性
预报集成电路负偏压不稳定性失效的测试电路
本发明公开了一种预报集成电路负偏压不稳定性失效的测试电路。主要包括测量管(3),恒流偏置电路,电压参考电路,滞回比较器电路,双向开关电路,开关管(12)。该测量管(3)用于测量阈值电压漂移,该恒流偏置电路给测量管(3)提...
庄奕琪辛维平李小明
Cost-Effective VDMOS and Compatible Process for PDP Scan-Driver IC被引量:2
2007年
A VDMOS integrated in a 170V scan-driver chip of a plasma display panel (PDP) is described,which is based on epitaxial bipolar-CMOS-DMOS (BCD) technology. Some key considerations and parameters of the design are discussed. The thickness of epitaxial layer is 17μm, the area of a single VDMOS structure cell is 324μm^2, and only 18 photoetching steps are needed in the development process. It is also compatible with standard CMOS, bipo- lar,and p-LDMOS devices. The breakdown voltage of VDMOS in the process control module (PCM) is more than 200V. Five kinds of VDMOS modules are integrated in 64 channel PDP scan-driver IC, and on-line system verifica- tion is done on a LG-model-42v6 PDP.
李小明庄奕琪张丽辛维平
关键词:PDPVDMOSCOST-EFFECTIVE
超深亚微米SoC嵌入式可靠性失效预报技术研究
半导体技术的飞速发展已经将集成电路技术带到了超深亚微米时代,这使得集成电路性能更好、集成度更高。集成电路从其诞生以来就朝着高性能和高可靠性两个方向不断发展。器件尺寸缩小、电路性能提升的同时,一些传统的可靠性失效机理,如栅...
辛维平
关键词:集成电路电路结构热载流子
文献传递
共1页<1>
聚类工具0