王忆文
- 作品数:123 被引量:60H指数:4
- 供职机构:电子科技大学更多>>
- 发文基金:广东省教育部产学研结合项目中央高校基本科研业务费专项资金更多>>
- 相关领域:电子电信自动化与计算机技术医药卫生航空宇航科学技术更多>>
- 光纤通道SOPC中的DMA研究与实现被引量:1
- 2013年
- 针对可编程片上系统(SOPC)的光纤通道适配器设计,分析了XPS Central DMA和Scatter-Gather DMA两种DMA的特点.并在开发板上做了硬件实现,实验结果表明Scatter-GatherDMA传输速率可以达到225MB/s,满足光纤通道传输速率要求(200MB/s).
- 张雷锋王忆文李辉
- 关键词:光纤通道适配器DMA片上可编程系统
- 一种将Needleman-Wunsch算法在FPGA平台实现并优化的新方法
- 该发明公开了一种将Needleman‑Wunsch(以下简称N‑W)算法在FPGA平台实现并优化的新方法。本发明是围绕N‑W算法的打分与回溯两方面进行优化。N‑W算法打分方面,本发明提出优化的删减策略和优化的动态规划(D...
- 王忆文王刚
- 文献传递
- 面向S3C2440平台的VxWorks系统移植
- VxWorks操作系统是一款嵌入式实时操作系统,被广泛应用于通信、军事、航空航天等高实时性领域。S3C2440片上系统是一款基于高性能嵌入式微处理器、集成多种外围设备、应用广泛的嵌入式硬件平台。文章介绍了S3C2440上...
- 叶长城郭旭斌王忆文
- 关键词:嵌入式系统板级支持包驱动程序
- 文献传递
- 一种高效自适应的CICQ交换机数据包切分机制
- 2016年
- 为了有效处理CICQ(Combined Input Crosspoint Queued)交换机中的变长数据包,通常采用切分-重组(Segmentation and Reassembly,SAR)机制将变长包切分为定长信元进行交换。针对目前已有切分方法在不同网络流量下交换效率低、灵活性差的问题,设计了一种基于CICQ交换机的高效自适应数据包切分机制。新机制的主要思想是根据输入端的队列状态实时改变切片大小,并采用相邻数据包合并切分的方式进行切片,以自适应网络环境中的不同流量和数据包长度。仿真结果表明,提出的数据包切分机制较传统切分方法有显著优势,与已有方法中表现最好的变长多包切分相比,在不同的流量下能获得更优的时延性能和系统稳定性。
- 王晓婷王忆文李平
- 关键词:自适应
- 光纤通道中固定帧长度的一种高效差错重传与存取机制
- 本发明公开了光纤通道中固定帧长度的一种高效差错重传与存取机制。该发明公开了一种将出错重传ARQ机制应用于基于FPGA平台的光纤通道点对点通信上的新方法。本发明是围绕光纤通道点对点通信中CRC检测后的重传数据与接收端快速取...
- 王忆文张宗森蓝武
- 文献传递
- 一种基于UVM验证方法学的FeRAM接口验证平台的实现方法
- 一种基于UVM验证方法学的FeRAM(铁电存储器)接口验证平台的实现方法,其特征在于采用UVM验证方法学搭建验证平台验证FeRAM接口功能,使其成功连接AHB总线和FeRAM铁电存储器。所述的验证平台包括测试用例test...
- 王忆文吴径舟
- 文献传递
- 基于ARM的远程健康监护系统
- 随着老龄化人口的增多,针对老人的健康监护系统,尤其是远程健康监护系统飞速发展.而老人的体温、脉搏变化,以及直接性的跌倒伤害成为了导致老人伤残甚至危及生命的重要原因.本文提出了一个具有体温、脉搏实时监测,跌倒定位和远程报警...
- 赵轲杨钊王忆文
- 关键词:ARM处理器加速度传感器老年人
- 文献传递
- FPGA配置位流文件的AES加解密保护系统
- 本文提出一种FPGA配置位流文件的AES加解密保护系统的PC-FPGA实现方案。通过在PC上自制的软件将FPGA的配置位流文件通过AES算法进行加密,被加密的配置文件通过PCI接口传输到FPGA验证板上再通过硬件解密模块...
- 吴朋庭王忆文阮爱武蒋乐乐
- 关键词:可编程逻辑器件AES加解密
- 文献传递
- 机器视觉电子白板系统的防抖与坐标插值技术被引量:1
- 2012年
- 在基于机器视觉的电子白板系统应用中,为了消除各种因素导致的触控点抖动,提出了一种改进的均值滤波的防抖方法。为了突破硬件设备的限制提高系统工作的流畅性,采用了一种基于曲线拟合的坐标插值方法来提高系统实时性并平滑处理触控点的运动轨迹。实验结果表明:触控点的抖动情况得到了消除,在摄像头最高工作频率60 fps的情况下,系统能以每秒输出180个触控点坐标的速度实时工作,在不增加硬件成本的情况下提高了系统实时性。
- 周祖微刘森王忆文李辉
- 关键词:机器视觉人机交互防抖实时性
- 一种面向卷积神经网络硬件加速器的共享乘累加块设计
- 本发明属于集成电路技术领域,具体涉及一种面向卷积神经网络硬件加速器的共享乘累加块设计。本发明以LeNet‑5卷积神经网络为例,针对LeNet‑5网络硬件加速器的共享乘累加块,主要进行了三方面设计:乘法器设计、加法器设计、...
- 王忆文刘人僖刘盖豪陈冠儒