您的位置: 专家智库 > >

文献类型

  • 2篇期刊文章
  • 1篇会议论文

领域

  • 3篇电子电信

主题

  • 3篇时钟
  • 2篇时钟抖动
  • 1篇动态功耗
  • 1篇延迟锁相环
  • 1篇时钟偏斜
  • 1篇时钟网络
  • 1篇锁相
  • 1篇锁相环
  • 1篇同步数字系统
  • 1篇网格
  • 1篇网络
  • 1篇相位
  • 1篇相位误差
  • 1篇漏流功耗
  • 1篇鉴相
  • 1篇鉴相器
  • 1篇功耗
  • 1篇功耗模型
  • 1篇DLL

机构

  • 3篇国防科学技术...
  • 3篇西安卫星测控...
  • 1篇福州大学
  • 1篇国防科技大学

作者

  • 3篇曾献君
  • 3篇张峻峰
  • 3篇冀蓉
  • 2篇陈亮
  • 1篇冯颖劼
  • 1篇罗钢

传媒

  • 1篇电子学报
  • 1篇计算机工程与...
  • 1篇第十二届计算...

年份

  • 2篇2009
  • 1篇2008
3 条 记 录,以下是 1-3
排序方式:
同步数字集成电路中时钟网络功耗模型的研究
时钟子系统的功耗研究和优化是微处理器低功耗设计中的一个非常关键的问题。本文从同步数字集成电路中时钟网络的各组成部件入手,研究了时钟网络的功耗模型,并深入分析了同步系统中时钟系统的功耗特性。
冀蓉曾献君张峻峰
关键词:时钟网络动态功耗漏流功耗
文献传递
一种新型高精度DLL鉴相器设计被引量:4
2009年
本文从研究静态相位误差对DLL(Delay-Locked Loop)环路的影响入手,基于Hogge和Alexander结构鉴相器,设计了一款用于30相500MHz DLL的新型高精度鉴相器.与传统的线性鉴相器和二进制鉴相器相比,文中提出的新型鉴相器电路既具有理想线性鉴相器的特点,又解决了电荷泵开启死区的问题,消除了电流舵结构的电荷泵因电流失配带来的静态相位误差.对该鉴相器电路进行0.13μm CMOS工艺下的版图实现,版图之后的仿真结果显示:该鉴相器能正确鉴别1ps以上的相位延迟差,鉴相的精度高达0.18°,完全满足设计要求.
冀蓉冯颖劼曾献君陈亮张峻峰罗钢
关键词:鉴相器延迟锁相环相位误差时钟抖动
同步数字系统时钟分布及偏斜补偿技术研究被引量:3
2009年
本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿技术进行了比较和分析。
冀蓉曾献君陈亮张峻峰
关键词:时钟偏斜时钟抖动网格
共1页<1>
聚类工具0