您的位置: 专家智库 > >

陈红梅

作品数:57 被引量:39H指数:5
供职机构:合肥工业大学更多>>
发文基金:国家自然科学基金模拟集成电路重点实验室基金安徽省科技攻关计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 37篇专利
  • 19篇期刊文章
  • 1篇学位论文

领域

  • 27篇电子电信
  • 12篇自动化与计算...

主题

  • 22篇校准
  • 21篇电路
  • 17篇模数转换
  • 15篇转换器
  • 15篇模数转换器
  • 12篇信号
  • 10篇全数字
  • 9篇校准方法
  • 8篇采样保持
  • 8篇采样保持电路
  • 7篇硬件开销
  • 7篇增益
  • 7篇时钟
  • 7篇后台
  • 7篇采样
  • 6篇神经网
  • 6篇神经网络
  • 6篇相位
  • 6篇校准算法
  • 6篇流水线ADC

机构

  • 55篇合肥工业大学
  • 6篇教育部
  • 3篇华中科技大学
  • 2篇合肥工大先行...
  • 1篇武夷学院
  • 1篇中国电子科技...

作者

  • 57篇陈红梅
  • 47篇尹勇生
  • 37篇邓红辉
  • 6篇陈红梅
  • 6篇李龙
  • 3篇宋宇鲲
  • 2篇汪涛
  • 2篇黄超
  • 2篇徐静平
  • 2篇张俊
  • 2篇孟宇
  • 2篇张宇航
  • 1篇刘涛
  • 1篇钟德刚
  • 1篇杨刚
  • 1篇孙蕊

传媒

  • 7篇电子测量与仪...
  • 5篇微电子学
  • 2篇合肥工业大学...
  • 1篇电子与信息学...
  • 1篇微电子学与计...
  • 1篇电子器件
  • 1篇集成电路应用
  • 1篇怀化学院学报

年份

  • 6篇2024
  • 5篇2023
  • 10篇2022
  • 7篇2021
  • 7篇2020
  • 8篇2019
  • 3篇2018
  • 2篇2017
  • 2篇2016
  • 4篇2015
  • 2篇2011
  • 1篇2010
57 条 记 录,以下是 1-10
排序方式:
高性能流水线ADC中低抖动时钟占空比稳定器的设计被引量:1
2018年
基于SMIC 0.13μm CMOS工艺,设计了一种适用于高性能流水线ADC中低抖动时钟占空比稳定器,并分析了内部电路参数变化对时钟电路性能的影响.在Cadence Spectre下仿真表明:该稳定器可实现20~250 MHz的有效方波输出,时钟占空比精度为(50±0.25)%,在250 MHz输入信号频率下,其均方根值抖动为56 fs,对输入时钟信号的要求低,可根据需要选择信号传输路径来节省功耗,非交叠时间可控.
张明文林权陈红梅尹勇生邓红辉
关键词:时钟抖动
一种基于阈值比较的RGB-Delta型显示面板子像素渲染方法
本发明公开了一种基于阈值比较的RGB‑Delta型显示面板子像素渲染方法,其步骤包括:1获取原始图像并进行处理,得到RGB子像素的灰度值矩阵;2依次计算标准像素单元中的灰阶值并与阈值相比较;3求得RGB‑Delta型显示...
陈红梅马奔张宇航尹勇生贾晨
前馈式全数字TIADC系统的采样时间误差校准模块及其方法
本发明公开了一种前馈式全数字TIADC系统的采样时间误差校准模块及其方法,该校准模块包括:数据复合单元、自相关函数求导单元、时间误差提取单元、时间误差补偿单元;其中数据复合单元将m通道的数字信号复合为复合数字信号;自相关...
邓红辉谢熙明肖瑞陈红梅闫辉尹勇生
文献传递
一种基于神经网络的流水线模数转换器后台校准方法
本发明公开了一种基于神经网络的流水线模数转换器后台校准方法,涉及模数转换器校准领域,包括:将待校准的流水线ADC和sigma‑delta ADC接入同一个模拟信号源,构建神经网络并初始化后设置目标值,将待校准的流水线AD...
尹勇生李龙邓红辉陈红梅孟旭李嘉燊吴洛天李牡琦
一种带DCOC校准的可编程增益放大电路及实现方法
本发明公开了一种带DCOC校准的可编程增益放大电路及实现方法,其中一种带DCOC校准的可编程增益放大电路包括:可编程增益放大电路的输入端通过电阻与信号输入端连接,所述可编程增益放大电路的同相输出端与DCOC直流失调消除电...
李牡琦尹勇生陈红梅邓红辉孟煦李嘉燊陈超超
一款新型高频率稳定度ATCXO芯片的设计
2011年
基于0.35μm CMOS工艺,采用全模拟电路设计实现了温度补偿晶体振荡器芯片(ATCXO)。设计了新型三次函数发生器补偿电路,并利用E2PROM记忆系统温度参数实现自动修调;为进一步提高输出频率稳定度,设计了振荡器电压稳定电路,消除电源电压的影响。仿真结果表明,在-40℃~+100℃宽温度范围内,工作电压为3.3 V,频率温度稳定度为±2.0×10-6,且随电源电压变化率小于±1.5×10-6,最差相位噪声为-115 dBc/Hz@100 Hz和-136 dBc/Hz@1 kHz。
陈红梅徐静平
关键词:晶体振荡器
一种基于神经网络的流水线模数转换器后台校准方法
本发明公开了一种基于神经网络的流水线模数转换器后台校准方法,涉及模数转换器校准领域,包括:将待校准的流水线ADC和sigma‑delta ADC接入同一个模拟信号源,构建神经网络并初始化后设置目标值,将待校准的流水线AD...
尹勇生李龙邓红辉陈红梅孟旭李嘉燊吴洛天李牡琦
TIADC中采样时间失配误差的反馈式校准技术被引量:2
2020年
文章针对时间交织模数转换器(time-interleaved analog-to-digital converter,TIADC)通道间采样时间失配误差的校准,提出了基于最小均方(least mean square,LMS)自适应迭代提取采样时间误差的通用方法,并据此设计了一种基于互相关原理的反馈式校准结构,该结构可实现过奈奎斯特频域的宽带宽单频输入信号的校准,且适用于任意通道数;建立了一个1 GS/s的12-bit TIADC模型以仿真验证,当输入信号归一化频率fin/fs=0.474时,校准后的有效位数(effective number of bits,ENOB)从4.64 bits提高到11.96 bits。该文对于此类反馈式全数字后台校准技术的实现具有借鉴意义。
甘凌浩邓红辉陈红梅孟煦闫辉尹勇生
关键词:互相关单频宽带宽
前馈式全数字TIADC系统的采样时间误差校准模块及其方法
本发明公开了一种前馈式全数字TIADC系统的采样时间误差校准模块及其方法,该校准模块包括:数据复合单元、自相关函数求导单元、时间误差提取单元、时间误差补偿单元;其中数据复合单元将m通道的数字信号复合为复合数字信号;自相关...
邓红辉谢熙明肖瑞陈红梅闫辉尹勇生
一种用于TIADC采样时间误差的全数字校准模块及其校准方法
本发明公开了一种用于TIADC采样时间误差的全数字校准模块,TIADC是由时钟模块、数据转换模块、校准模块和数据复合模块构成,其中校准模块包括:符号判断单元、高阶时间误差补偿单元、误差提取单元;本发明能以较低的硬件消耗完...
邓红辉闫辉陈红梅尹勇生孟煦
共6页<123456>
聚类工具0