戴惠明 作品数:5 被引量:7 H指数:2 供职机构: 福州大学物理与信息工程学院 更多>> 发文基金: 福建省自然科学基金 福建省区域科技重大项目 福建省教育厅科技项目 更多>> 相关领域: 电子电信 更多>>
基于Latch的CMOS动态比较器的研究 被引量:3 2011年 动态比较器具有高速和低功耗的优点,是现代集成电路中的重要单元。本文简单介绍了基于latch的CMOS动态比较器的基本工作原理以及国内外最新研究进展;分析了几种新型动态比较器的性能。 戴惠明 陈群超 陈金伙关键词:动态比较器 锁存器 低功耗 高性能64位并行前缀加法器全定制设计 被引量:1 2011年 基于64位基4的Kogge-Stone树算法原理,采用多米诺动态逻辑、时钟延迟多米诺和传输管逻辑等技术来设计和优化并行前缀加法器的结构,达到减少了加法器各级门的延迟时间目的.为实现版图面积小、性能好,采用启发式欧拉路径算法来确定块进位产生信号电路结构,采用多输出多米诺逻辑来优化块进位传播信号,采用6管传输管逻辑的半加器.该加法器全定制设计采用SMIC 0.18μm 1P4M CMOS工艺,版图面积为0.137 9mm2,在最坏情况下完成一次64位加法运算的时间为532.26 ps. 王仁平 何明华 魏榕山 陈传东 戴惠明关键词:并行前缀加法器 64位超前进位对数加法器的设计与优化 被引量:3 2010年 设计一个应用于高性能微处理器的快速64位超前进位对数加法器。通过分析超前进位对数加法器原理,提出了改进四进制Kogge-Stone树算法的64位超前进位对数加法器结构,并结合使用多米诺动态逻辑、时钟延迟多米诺逻辑和传输门逻辑等技术来设计和优化电路。该加法器采用SMIC 0.18μm CMOS工艺实现,在最坏情况下完成一次加法运算时间为486.1 ps,与相同工艺和相同电路结构采用静态CMOS实现相比,大大减少了加法器各级门的延迟时间,取得良好的电路性能。 王仁平 何明华 陈传东 戴惠明 黄扬国微功耗CMOS电压基准的设计 2011年 本文采用0.18μm标准CMOS工艺,设计了微功耗CMOS电压基准电路。该基准电源电压可低至0.9V,功耗为0.8uA,输出基准电压为0.7V。在-20℃~100℃的温度范围内可获得29ppm/℃的温度系数,在1kHZ和100kHZ可分别获得-34dB和-17dB的电源抑制比。 陈群超 何明华 戴惠明关键词:电压基准 低温度系数 一种用于AC/DC控制器中电压基准源的设计 2011年 提出了一种新颖的可用于AC/DC控制芯片中的基准电压源电路。此电路以PTAT(proportional to absolutetemperature)电流为偏置电流,利用二极管连接的MOS晶体管迁移率和阈值电压的温度系数可相互补偿的特性,产生与温度无关的栅源电压。该电路结构简单,既无启动电路也无运放,避免了运放失调对基准源的影响,设计采用CSMC0.5μm BCD工艺。仿真结果表明,该基准电压源具有较低的温度系数和高电源电压抑制比,可作为AC/DC控制芯片中迟滞比较器的参考源。 戴惠明 陈金伙 陈群超关键词:基准电压源 迁移率 阈值电压 温度补偿