您的位置: 专家智库 > >

文献类型

  • 22篇专利
  • 11篇期刊文章
  • 4篇科技成果

领域

  • 15篇电子电信
  • 5篇自动化与计算...

主题

  • 9篇电路
  • 8篇SOC
  • 6篇通信
  • 6篇集成电路
  • 5篇时钟
  • 4篇电路设计
  • 4篇卫星
  • 4篇集成电路设计
  • 4篇存储器
  • 3篇多路
  • 3篇信号
  • 3篇用户
  • 3篇人工干预
  • 3篇芯片
  • 3篇处理器
  • 2篇电路技术
  • 2篇电路网表
  • 2篇电视
  • 2篇丢包
  • 2篇多核

机构

  • 37篇中国电子科技...

作者

  • 37篇张勇
  • 12篇田素雷
  • 12篇常迎辉
  • 11篇杨松芳
  • 10篇曾明
  • 9篇李斌
  • 7篇杨振学
  • 6篇杜克明
  • 4篇刘林海
  • 4篇刘长龙
  • 4篇张卫华
  • 3篇王立忠
  • 3篇张振庄
  • 3篇张立军
  • 3篇李振国
  • 3篇张亚林
  • 3篇郝亚男
  • 3篇吴建明
  • 2篇张熠
  • 2篇曹纯

传媒

  • 3篇计算机与网络
  • 3篇无线电工程
  • 3篇中国集成电路
  • 2篇无线电通信技...

年份

  • 7篇2024
  • 4篇2023
  • 1篇2022
  • 2篇2021
  • 1篇2020
  • 1篇2019
  • 1篇2018
  • 1篇2017
  • 2篇2016
  • 2篇2015
  • 1篇2014
  • 4篇2013
  • 2篇2012
  • 1篇2011
  • 1篇2010
  • 2篇2008
  • 4篇2007
37 条 记 录,以下是 1-10
排序方式:
一种基于网元精简的5G分布式核心网轻量化设计方法
本发明提出一种基于网元精简的5G分布式核心网轻量化设计方法,属于5G通信技术领域。本发明采用主从核心网的方式,主核心网通过心跳超时来获知联通情况,并不断尝试与失联的核心网重新建立连接;失联的从核心网会自动变为主核心网,如...
刘源张勇王勇伍锦灏左怀见林宇翔周柯
数字集成电路仿真中不定态的消除方法
2014年
为了解决在仿真时由于不定态的传播、扩散导致的仿真失败的情况,首先介绍了不定态产生的原因,之后分析了仿真器对不定态的传播,进而提出了在RTL级以及门级阶段消除不定态的方法,最后结合工程实践,介绍了利用VCS仿真工具在门级仿真过程中消除不定态的实现过程。实践结果表明,合理运用该方法,可以在保证电路工作正常的前提下,确保门级仿真的顺利进行,故具有重要的参考价值。
刘林海张勇曾明
关键词:初始化
基于门控时钟技术的IC低功耗设计被引量:3
2010年
随着数字集成电路(IC)设计的规模不断增加,降低功耗变得愈加重要。通过对门控时钟技术实现方法的分析,介绍了门控时钟技术降低功耗的有效性。通过应用实例,对逻辑设计门控和存储器门控的具体实现方法进行了详细分析,证明了门控时钟技术能够在不增加物理设计复杂度的前提下,有效降低功耗。同时门控时钟技术还可以改善时序和芯片面积,对现有设计流程不会造成任何影响。
田素雷张勇张磊曹纯
关键词:门控时钟低功耗时钟树
一种FPGA转ASIC存储器自动化替换方法
本发明公开了一种FPGA转ASIC存储器自动化替换方法,它包括查找FPGA存储器模型、确认存储器类型、关联目标工艺库、FPGA存储器模型替换为目标工艺库存储器模型、修正存储器模型替代过程、输出ASIC替代存储器模型和功能...
谷佳华张勇常迎辉曾明田素雷杨松芳杨振学
文献传递
一种多核网络处理器的报文处理DMA系统及方法
本发明提出了一种多核网络处理器的报文处理DMA系统及方法,属于涉及网络通信技术领域。该通过以太网接口模块将报文送给硬件转发模块,硬件转发模块对报文进行解析,可以支持用户自定义方式进行分流,同时产生处理该报文的处理器核ID...
郝亚男李斌郑杰良张勇杨振学刘长龙曾明
文献传递
一种大点数FFT的实现方法
本发明公开了一种大点数FFT的实现方法,适用于快速连续运算的大点数FFT电路。本发明根据FFT运算特点,在载入数据的后期同时完成第一级蝶算,在进行最后一级蝶算的同时输出数据,通过将数据的两级运算合并至载入与输出来减少每组...
张勇孙雪晶常迎辉曹纯杜克明
文献传递
一种针对SR-IOV芯片数据搬运功能的验证系统
本发明公开了一种针对SR‑IOV芯片数据搬运功能的验证系统,属于芯片验证领域。该系统包括待测设计和验证平台,待测设计与验证平台通过验证平台提供的接口相连;验证平台包括测试用例层、业务层、驱动层和协议层;测试用例层用于创建...
杜越吴益然郑杰良刘宇航张勇杨振学沈贵元
SoC逻辑综合阶段的时序收敛方法被引量:1
2013年
在现代深亚微米专用集成电路(ASIC)设计流程中,为使电路性能达到设计者的预期目标,并满足电路工作环境的要求,必须对一个电路设计进行诸如时序、面积和负载等多方面的约束。针对当前SoC设计综合面对的挑战,结合实际项目中的经验,提出了一种有效的时序收敛方法。该方法通过合理利用锁存器的特点设置虚假时钟占空比以及硬化时钟管理模块等方法,能够有效地改善时序,得到了预期的综合结果;从而降低了后端设计难度,减少了整个后端流程的反复时间,加快了设计周期。
杨松芳杨兆青张勇
关键词:SOC设计时钟
一种自愈管理控制器、SoC及自愈方法
本发明公开了一种自愈管理控制器、SoC及自愈方法,属于集成电路技术领域。本发明SoC包括IP核、自愈管理控制器和嵌入式FPGA,自愈管理控制器包括CPU、寄存器模块和Tap控制器,Tap控制器通过JTAG链与各多路选择器...
赵月明张勇常迎辉杨松芳刘长龙
文献传递
一种多核网络处理器的报文处理DMA系统及方法
本发明提出了一种多核网络处理器的报文处理DMA系统及方法,属于涉及网络通信技术领域。该通过以太网接口模块将报文送给硬件转发模块,硬件转发模块对报文进行解析,可以支持用户自定义方式进行分流,同时产生处理该报文的处理器核ID...
郝亚男李斌郑杰良张勇杨振学刘长龙曾明
共4页<1234>
聚类工具0