龚爱慧
- 作品数:4 被引量:2H指数:1
- 供职机构:复旦大学更多>>
- 发文基金:上海市浦江人才计划项目国家自然科学基金国家高技术研究发展计划更多>>
- 相关领域:电子电信更多>>
- FPGA可编程逻辑块通用装箱方法
- 本发明属于电子技术领域,具体为一种面向复杂FPGA可编程逻辑块通用装箱方法。本发明是将FPGA的可编程逻辑块的芯片配置描述为一系列用于约束可满足性问题图匹配方法的有向简单图,然后利用约束可满足性问题图匹配方法在用户电路中...
- 王伶俐周学功龚爱慧陈志辉梁绍池
- 文献传递
- 用于FPGA映射的电路改写指令系统
- 本发明属于电子技术领域,具体为一种用于FPGA映射的电路改写指令系统。指令系统中包括测试指令和操作指令两类,测试指令用于过程控制,通过对电路特性的分析判断来决定不同的电路改写策略,操作指令用于描述实际的电路改写方法。由于...
- 王伶俐陈志辉龚爱慧梁绍池
- 文献传递
- FPGA软件装箱算法研究
- 与ASIC相比,FPGA的可编程特性使得电路设计具有开发周期短、芯片设计成本低以及电路功能可重配置等优点。随着半导体工艺的发展和市场需求的推动,现代FPGA芯片的可编程结构越来越复杂,其可配置功能也愈来愈强大,这使得用户...
- 龚爱慧
- 关键词:现场可编程门阵列计算机辅助设计装箱
- 文献传递
- CSPack:采用CSP图匹配的新型装箱算法被引量:1
- 2010年
- 现代FPGA芯片可编程单元的日益复杂化对装箱提出了更大挑战,为了使依赖硬件结构的装箱过程不断适应芯片结构变化的过程,提出一种基于CSP图匹配的装箱算法CSPack.用配置库来描述芯片可编程逻辑块的各种电路功能,根据配置库并利用CSP图匹配算法进行电路匹配,找出满足约束的子电路,并以指令的形式将子电路映射到可编程逻辑块内.该算法已经应用于复旦大学自主研发的FPGA芯片FDP2008软件流程的装箱模块中,且针对不同芯片系列只需修改描述芯片功能配置的文件就能实现装箱.实验结果表明,与T-VPack算法相比,CSPack算法在时序性能上提升了6.1%,同时可减少1.4%的芯片占用面积.
- 龚爱慧梁绍池陈志辉王伶俐童家榕
- 关键词:图匹配装箱FPGA