李宇飞
- 作品数:11 被引量:4H指数:1
- 供职机构:上海交通大学更多>>
- 发文基金:国家高技术研究发展计划更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 一种消除内存访问等待的DSP内存控制设计
- 2005年
- 随着数字信号处理器主频的不断提高,其中的运算单元已由单层流水线结构向多层流水线结构变迁。但随之带来了访问内存时出现等待周期的问题。文章提出了读写分层及硬件写回缓冲的设计,消除了访存单元等待周期,使访存单元获得100%的工作效率。
- 徐如淏王兵李宇飞
- 关键词:数字信号处理器读写操作
- DSP并行技术发展的研究被引量:1
- 2003年
- 当今的主流DSP在数据级和指令级上都实现了不同的并行技术,而且不断有新的并行技术会被运用到新的DSP内核中。从技术和效率方面看,今后DSP的并行技术应该以VLIW为发展方向。
- 孙晓凌李宇飞陈进
- 关键词:超标量超长指令字指令级并行数字信号处理器
- 基于时钟控制的低功耗电路设计被引量:3
- 2005年
- 在低功耗芯片设计中,设计者已广泛采用了时钟停止的方法来解决CMOS电路动态功耗问题。为实现时钟停止功能,作者分析了多种传统时钟控制电路方案,并在此基础上提出了一种新型可综合可测试的时钟控制电路。相对于传统时钟控制电路,此种方案在降低芯片功耗的同时解决了传统时钟控制电路所带来的时钟不稳定及无法进行测试的问题。
- 徐如淏李宇飞胡嘉圣
- 关键词:D触发器时钟控制锁存器时钟树
- DSP3000的研究与实现——前端设计与验证
- 全文共分五章:
第一章集中介绍了有关数字信号处理器结构设计的基本概念和基础知识。这一章中有关存储结构的组织、流水线结构、指令集、算术逻辑结构的设计思想是结构设计的出发点。其中引用了大量的文献和工业界的案例,说明了如何在...
- 李宇飞
- 关键词:数字信号处理器流水线控制流
- 基于遗传算法的分割可测试设计
- 2007年
- 基于遗传算法,建立了片上系统芯片(SOC)的图模型,对逻辑级的SOC结构进行精确量化;然后,对模型应用遗传算法进行分析,得到了电路的理想分割结果;最后,基于分割结果,实现一颗SOC的可测试设计(DFT).实验结果表明,在分割的均匀度与附加电路代价方面,该方法相比原有的DFT方法有显著的改进.
- 李宇飞余宙付宇卓
- 关键词:片上系统芯片测试功耗遗传算法
- 一种为循环指令优化的硬件栈设计
- 在数字信号处理器(DSP)设计中,硬件循环指令对系统性能的提升具有重要意义.为实现硬件循环,本文引入硬件栈设计的思想,讨论了硬件栈带来的好处和它的不足;并详细介绍了为减少硬件栈的访问周期采用的几种优化方法,最终实现了硬件...
- 李宇飞陈健付宇卓
- 关键词:寄存器组
- 文献传递
- 带有寄存器预读写优化硬件栈的数字信号处理器
- 一种带有寄存器预读写优化硬件栈的数字信号处理器,在程序控制单元内部特别设计的硬件栈控制单元包括两组分开编址的硬件栈,两组影子寄存器,栈读写控制单元和预读预写控制单元。两组奇偶分开编址的硬件栈分别通过两个选择器与预读预写控...
- 李宇飞陈健
- 文献传递
- 高性能、低功耗VLIW结构数字信号处理器(DSP)的研究
- 李宇飞
- 关键词:微功耗集成电路电路设计
- 一种为循环指令优化的硬件栈设计
- 2005年
- 在数字信号处理器(DSP)设计中,硬件循环指令对系统性能的提升具有重要意义.为实现硬件循环,本文引入硬件栈设计的思想,讨论了硬件栈带来的好处和它的不足;并详细介绍了为减少硬件栈的访问周期采用的几种优化方法,最终实现了硬件栈单周期的存储访问和调度.
- 李宇飞陈健付宇卓
- 关键词:寄存器组
- 高性能、低功耗VLIW结构数字信号处理器(DSP)的研究:模型、算法与工程实践
- 移动计算和数字多媒体的应用成为后PC时代的趋势已经是一个不争的事实,数字集成电路不断向专用化发展。面对大规模的数据量、计算量的需求,应用工程师发现各种处理器的功耗无法满足他们的设计要求,漫长的开发周期与设计收敛并快速上市...
- 李宇飞
- 关键词:超长指令字数字集成电路数字信号处理器微体系结构低功耗设计