2024年11月8日
星期五
|
欢迎来到营口市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
储鹏
作品数:
2
被引量:5
H指数:2
供职机构:
中国航天北京微电子技术研究所
更多>>
相关领域:
电子电信
更多>>
合作作者
文治平
中国航天北京微电子技术研究所
张彦龙
中国航天北京微电子技术研究所
于立新
中国航天北京微电子技术研究所
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
2篇
电子电信
主题
2篇
电路
1篇
低功耗
1篇
低压差
1篇
低压差分信号
1篇
低压低功耗
1篇
电路设计
1篇
信号
1篇
延时
1篇
延时电路
1篇
延时锁定环
1篇
预加重
1篇
数字控制
1篇
功耗
1篇
CMOS电路
1篇
LVDS
1篇
差分
1篇
差分信号
机构
2篇
中国航天北京...
作者
2篇
储鹏
2篇
文治平
1篇
于立新
1篇
张彦龙
传媒
1篇
微电子学与计...
1篇
微计算机信息
年份
1篇
2008
1篇
2007
共
2
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
数字控制可编程延时单元设计技术研究
被引量:2
2007年
提出一种数字控制可编程延时单元(Digitally Controlled Programmed Delay Element,DCPDE)结构,对数字控制字可编程延时单元(DCPDE)进行了理论分析和设计方法研究。采用二进制编码控制的电流镜为延时单元提供充、放电电流,实现了信号的上升、下降沿等量延时,本单元可嵌入全数字控制的延时锁定环设计中,能够实现50%占空比420ps~920ps的双沿延时。
张彦龙
储鹏
文治平
于立新
关键词:
CMOS电路
延时电路
延时锁定环
新型低压低功耗LVDS高速驱动电路设计
被引量:3
2008年
本文提出了一种可工作在1.8V电压下的新型低压低功耗LVDS高速驱动模型及其电路设计,通过预加重、合并开关电流源并使其工作在亚阈值区域,该LVDS驱动电路的传输速率可达1.5Gb/s,其功耗为9.78mW,这使得该电路能满足日益增长的低压低功耗应用需求。
储鹏
文治平
于立新
关键词:
低压低功耗
预加重
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张