您的位置: 专家智库 > >

文献类型

  • 1篇期刊文章
  • 1篇学位论文

领域

  • 2篇电子电信

主题

  • 2篇噪声
  • 2篇振荡器
  • 2篇频率综合器
  • 2篇综合器
  • 2篇相位
  • 2篇相位噪声
  • 1篇电路
  • 1篇压控
  • 1篇压控振荡器
  • 1篇噪声估计
  • 1篇环路
  • 1篇环路参数
  • 1篇环形振荡器
  • 1篇集成电路
  • 1篇分频
  • 1篇分频器
  • 1篇PVT
  • 1篇CMOS集成
  • 1篇CMOS集成...

机构

  • 2篇复旦大学

作者

  • 2篇黄冲
  • 1篇任俊彦
  • 1篇李宁
  • 1篇陆平
  • 1篇叶凡
  • 1篇郑增钰

传媒

  • 1篇复旦学报(自...

年份

  • 2篇2007
2 条 记 录,以下是 1-2
排序方式:
快速锁定频率综合器研究
CMOS频率综合器和锁相环(PLLs)在现代无线通讯系统中的应用越来越广泛。便携式电子通讯系统要求锁相环低相位噪声,低功耗。为了减小由于外部噪声导致的输出相位抖动,需要选择小的环路带宽;而为了加快系统锁定速度,环路带宽又...
黄冲
关键词:频率综合器压控振荡器相位噪声分频器环路参数噪声估计
文献传递
一种适应PVT偏差的4GHz双重反馈环形振荡器被引量:1
2007年
在分析传统环形振荡器的基础上,设计了一种新型高频、低噪声环形振荡器.采用改进的全开关状态的延时单元和双重反馈环结构,克服了传统环形振荡器振荡频率低、噪声性能差的缺点,可以有效抑制PVT(Pro-cess Voltage Temperature)偏差对频率的影响.采用TSMC0.18μm CMOS工艺参数,电源电压1.8V,功耗为37.5mW.仿真得到在振荡器中心频率为4GHz时的单边带相位噪声为95.6dBc/Hz@1MHz.
黄冲陆平李宁叶凡任俊彦郑增钰
关键词:CMOS集成电路环形振荡器相位噪声频率综合器
共1页<1>
聚类工具0