您的位置: 专家智库 > >

吴明森

作品数:4 被引量:13H指数:2
供职机构:中国科学院上海微系统与信息技术研究所更多>>
发文基金:中国科学院知识创新工程更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇基带
  • 1篇低复杂度
  • 1篇低功耗
  • 1篇低功耗设计
  • 1篇多径
  • 1篇多径干扰
  • 1篇信道
  • 1篇信道估计
  • 1篇译码
  • 1篇译码器
  • 1篇算术逻辑单元
  • 1篇无线传感
  • 1篇无线传感网
  • 1篇滤波器
  • 1篇逻辑单元
  • 1篇基带成形
  • 1篇基带成形滤波...
  • 1篇基带处理
  • 1篇基带处理器
  • 1篇基于FPGA

机构

  • 4篇中国科学院

作者

  • 4篇吴明森
  • 2篇刘海涛
  • 1篇李华旺
  • 1篇何洪路
  • 1篇童琦
  • 1篇梁继业

传媒

  • 1篇电子技术应用
  • 1篇微电子学与计...
  • 1篇电子测量与仪...

年份

  • 2篇2007
  • 1篇2006
  • 1篇2003
4 条 记 录,以下是 1-4
排序方式:
无线传感网中CDMA基带处理器的研究及实现
无线传感器网络是由随机布设的大量多种类传感器节点组成,能够迅速组成自适应的网络拓扑结构,对分布式动态信息进行协同感知与处理,形成受限的自治综合信息系统。与传统无线通信网络不同,无线传感器网络的许多应用都将大量的传感节点布...
吴明森
关键词:多径干扰低功耗设计信道估计基带处理器
文献传递
CDMA2000 1x基带成形滤波器——一种低复杂度的设计和实现被引量:4
2006年
本文采用查找表法实现了cdma20001x脉冲成形滤波器,相对于传统的滤波器设计方法,本文充分利用了滤波器系数对称的特性,并考虑到4倍过采样是采用内插三个零来完成这一特点,巧妙设计了数据查找存储表,节省了大量硬件资源。整个系统用verilog HDL语言RTL级描述。系统经过了FPGA验证并给出了仿真结果。
吴明森梁继业刘海涛
关键词:CDMA2000VERILOGHDL
一种16×16位高速低功耗流水线乘法器的设计被引量:7
2003年
提出了一种16×16位的高速低功耗流水线乘法器的设计。乘法器结构采用Booth编码和Wallace树,全加器单元是一种新型的准多米诺逻辑,其性能较普通CMOS逻辑全加器有很大改善。使用0.5μmCMOS工艺模型,HSPICE模拟结果表明,在频率为150MHz条件下,电源电压3.0V,其平均功耗为11.74mW,延迟为6.5ns。
吴明森李华旺刘海涛
关键词:BOOTH编码算术逻辑单元乘法器
基于FPGA的高速并行Viterbi译码器的设计与实现被引量:1
2007年
针对319卷积编码,提出一种Viterbi译码器的FPGA实现方案。该方案兼顾了资源消耗和译码效率,通过有效的时钟和存储介质复用,实现了高速并行的译码功能,并利用Verilog语言在Xil-inx ISE 6.2中进行了建模仿真和综合实现。
童琦何洪路吴明森
关键词:VITERBI译码
共1页<1>
聚类工具0