您的位置: 专家智库 > >

谢劲松

作品数:6 被引量:3H指数:1
供职机构:北京大学更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇期刊文章
  • 2篇专利
  • 1篇学位论文

领域

  • 3篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇设计方法
  • 2篇数据通路
  • 2篇微处理器
  • 2篇矩阵
  • 2篇寄存器
  • 2篇寄存器堆
  • 2篇处理器
  • 1篇英文
  • 1篇支持向量
  • 1篇支持向量机
  • 1篇设计空间探索
  • 1篇体系结构
  • 1篇微体系结构
  • 1篇向量
  • 1篇向量机
  • 1篇基于支持向量...
  • 1篇TLB
  • 1篇BASED
  • 1篇CMOS
  • 1篇DYNAMI...

机构

  • 6篇北京大学

作者

  • 6篇谢劲松
  • 3篇李险峰
  • 3篇佟冬
  • 3篇程旭
  • 2篇庞九凤
  • 2篇张吉豫
  • 2篇刘勇
  • 2篇陈钟
  • 1篇陈杰
  • 1篇王克义

传媒

  • 2篇北京大学学报...
  • 1篇Journa...

年份

  • 3篇2010
  • 1篇2009
  • 2篇2008
6 条 记 录,以下是 1-6
排序方式:
A Slice Analysis-Based Bayesian Inference Dynamic Power Model for CMOS Combinational Circuits
2008年
To improve the accuracy and speed in cycle-accurate power estimation, this paper uses multiple dimensional coefficients to build a Bayesian inference dynamic power model. By analyzing the power distribution and internal node state, we find the deficiency of only using port information. Then, we define the gate level number computing method and the concept of slice, and propose using slice analysis to distill switching density as coefficients in a special circuit stage and participate in Bayesian inference with port information. Experiments show that this method can reduce the power-per-cycle estimation error by 21.9% and the root mean square error by 25.0% compared with the original model, and maintain a 700 + speedup compared with the existing gate-level power analysis technique.
陈杰佟冬李险峰谢劲松程旭
基于支持向量机的微体系结构设计空间探索(英文)被引量:3
2010年
通过对微处理器设计空间中有限的设计方案进行模拟,建立支持向量回归模型,对未经模拟的设计进行性能和功耗的预测,从而大大减少了评估整个设计空间的所需时间。通过模型预测得到的最优设计方案和通过模拟得到的最优设计方案很接近,提供了对巨大设计空间进行裁减的方法。将设计空间中0.26%的设计方案作为训练数据,得到的支持向量回归模型对性能和功耗的平均预测错误率分别为0.52%和1.08%,均优于已有的回归模型。相关分析数据显示预测结果和详细模拟结果高度相关,性能和功耗的平均平方相关系数分别为0.728和0.703,这表明支持向量回归模型能捕获各微体系设计参数之间的复杂交互。该模型还为每个预测结果指出了置信区间。
庞九凤李险峰谢劲松佟冬程旭
关键词:设计空间探索支持向量机
一种微处理器内部寄存器堆的设计和访问方法
本发明涉及一种微处理器中寄存器堆的设计和访问方法。该方法包括:假设原有的寄存器堆中共有N个寄存器组成,将这N个寄存器中的每个寄存器划分成等长的M个子寄存器,则这N个寄存器形成一个N*M个子寄存器矩阵,该子寄存器矩阵中的每...
刘勇谢劲松张吉豫陈钟
文献传递
RiTLB:基于存储区域重用的iTLB设计
2009年
通过重用存储区域的标识设计iTLB。首先,将虚拟页号的高位编码成较短的存储区域标识,来减少iTLB查询时的比较位数。其次,在运行到新的存储区域之前,一直重用上次指令所在的存储区域的标识。实验结果表明,与参考iTLB设计相比,这种存储区域重用的iTLB设计技术,其平均功耗降低了62.84%,延迟减少了9.96%,面积减少了44.78%,而平均性能仅下降了0.23%。
谢劲松佟冬李险峰庞九凤王克义程旭
基于存储区域的TLB研究
现代处理器中转换旁视缓冲(Translation Look-aside Buffer,TLB)通常由相联存储器实现,对相联存储器的访问会造成较大的功耗开销,并且需要较长的延迟。32位处理器向64位处理器的升级加剧了TLB...
谢劲松
一种微处理器内部寄存器堆的设计和访问方法
本发明涉及一种微处理器中寄存器堆的设计和访问方法。该方法包括:假设原有的寄存器堆中共有N个寄存器组成,将这N个寄存器中的每个寄存器划分成等长的M个子寄存器,则这N个寄存器形成一个N*M个子寄存器矩阵,该子寄存器矩阵中的每...
刘勇谢劲松张吉豫陈钟
文献传递
共1页<1>
聚类工具0