皮代军 作品数:4 被引量:30 H指数:1 供职机构: 贵州大学 更多>> 发文基金: 教育部“优秀青年教师资助计划” 贵州省优秀青年科技人才计划 国家自然科学基金 更多>> 相关领域: 电子电信 更多>>
一种低功耗异步FIFO存储器的设计 2008年 针对传统异步FIFO功耗较高的缺点,设计一种低功耗异步FIFO存储器。通过采用对异步读写指针的前两个状态位直接比较的方法,减少格雷码向二进制转换的电路,并增加门控时钟电路,从而大大降低了存储器的动态功耗。通过软件QuartusⅡ7.2对其进行功耗估算,功耗降低了8%。用ModelSim SE 6.1b进行仿真,验证了设计功能的正确性。 张海勇 叶显阳 皮代军 秦水介关键词:异步FIFO 格雷码 门控时钟 动态功耗 基于FPGA的高速实时数据采集系统设计 被引量:28 2009年 设计一款基于FPGA的高速实时数据采集系统,该系统采用FPGA作为控制器,主要完成通道选择控制及增益设置、A/D转换控制、数据缓冲异步FIFO三部分功能。系统采用Verilog HDL语言,通过软件编程控制硬件实现通道的选择和可编程增益放大器放大倍数的设置,利用FPGA内部自带的RAM设计16位的FIFO,实现数据的缓冲存储。这种基于FPGA的同步采集、实时读取采集数据的方案,可以提高系统采集和传输速度。系统的仿真验证结果显示,所设计的高速实时数据采集系统达到了预期的功能。 皮代军 张海勇 叶显阳 秦水介关键词:数据采集系统 FPGA DSP FIFO 基于FPGA的高精度实时数据采集系统设计 随着数据采集在现代工业及科学研究中的重要地位日益突出,人们对于数据采集设备的要求也不断提高。在信号测量、图像处理、音频信号处理等一些高速、高精度的测量中,都需要进行高性能数据采集。传统的设计方法的优点是:技术成熟,可选的... 皮代军关键词:现场可编程门阵列 数据传输 系统设计 实时数据采集系统 文献传递 基于Verilog计算精度可调的整数除法器的设计 被引量:1 2009年 传统整数除法算法采用多次相减的方法来实现运算,相减的过程耗费了大量时钟脉冲,而且对运算结果的最后一位没有进行处理。针对传统的整数除法器,提出一种基于Verilog计算精度可调的整数除法器的设计方法,运用移位、循环减法和四舍五入的方法对数据进行处理,提高了处理速度和精确度。用Cadence公司的NC-Verilog仿真器对所设计的除法器进行仿真验证,结果显示该除法器达到了预期功能。 叶显阳 张海勇 皮代军 秦水介关键词:VERILOG