您的位置: 专家智库 > >

于宇

作品数:6 被引量:23H指数:2
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家高技术研究发展计划上海市科委SDC项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 5篇期刊文章
  • 1篇学位论文

领域

  • 5篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇信息安全
  • 2篇电路
  • 2篇密码
  • 2篇集成电路
  • 2篇RFID标签
  • 2篇VLSI
  • 2篇VLSI设计
  • 2篇标签
  • 1篇电路设计
  • 1篇硬件
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇软硬件协同设...
  • 1篇射频识别
  • 1篇身份认证
  • 1篇专用集成电路
  • 1篇专用集成电路...
  • 1篇总线
  • 1篇网络
  • 1篇协处理

机构

  • 6篇复旦大学

作者

  • 6篇于宇
  • 3篇曾晓洋
  • 3篇范益波
  • 2篇闵昊
  • 1篇杨玉庆
  • 1篇王岗
  • 1篇张国权
  • 1篇周电
  • 1篇章倩苓
  • 1篇周晓方
  • 1篇王芳

传媒

  • 2篇小型微型计算...
  • 1篇计算机研究与...
  • 1篇通信学报
  • 1篇计算机工程与...

年份

  • 3篇2007
  • 3篇2006
6 条 记 录,以下是 1-6
排序方式:
RFID标签的安全建模及对EPCC1G2协议的改进被引量:14
2007年
作为未来对于物体的识别技术,射频识别在人们生活中占有越来越重要的地位.这项技术将不断深入社会生活,在人们周围无处不在.由于这项技术的广泛应用,它的安全性以及涉及到个人生活的隐私问题不得不引起各界的关注.最初考虑到读卡器和标签之间通讯的可视性以及因特网络潜在的诸多攻击,研究者主要针对读卡器和后端数据库的通讯安全问题,做出了很多的工作.随着UHF标签的推行,读卡器和射频标签通讯范围增大,它们之间的通讯不再安全.本文针对读卡器和标签之间通讯中可能受到的攻击进行分析,建立了一个保证它们通讯安全的模型,依据该模型对EPC C lass1 G en2(EPC C 1G 2)协议进行分析,指出了协议可能受到的攻击,并提出了具有身份验证功能的协议修改方案.
于宇杨玉庆闵昊
关键词:RFID信息安全EPCTEA
面向家庭网络的Java协处理器研究与开发
2006年
为解决纯软件的Java卡虚拟机(JCVM)在嵌入式系统中解释执行速度较慢、效率低的性能问题,软硬件协同方式设计面向家庭网络(Home Network)的Java协处理器,对部分JCVM指令使用硬件电路来加速执行.并且在硬件加速的过程中采用流水线结构、环形指令缓存、指令折叠等方式来进一步提高电路速度.
王芳于宇周晓方闵昊周电
关键词:专用集成电路设计软硬件协同设计
基为16的高速Montgomery模乘法器VLSI设计被引量:2
2006年
针对Tenca-Todorov-Ko?提出的基为8,按字运算的Montgomery乘法器提出了一种改进方案。该方案在不增加硬件开销的基础上采用基为16的设计,相比Tenca-Todorov-Ko?的设计,平均性能提高26%。同时,在硬件上一方面通过调整数据通路以缩短关键路径延迟,达到时钟频率的提升;另一方面,在FIFO设计中对输入数据进行预处理,最终能节省一半的存储器开销。改进后的设计能应用于各种长度的模乘运算和RSA加密。最后,采用上述设计思想,基于0.25μmCMOS标准单元工艺,设计了一款2048bit的RSA测试芯片。该芯片在125MHz的时钟频率下做一次2048bit模幂的时间为28ms。
范益波曾晓洋于宇
关键词:信息安全VLSI密码算法
超高频RFID标签的安全性研究与设计
作为未来人类对于物体的识别技术,射频识别在人们生活中占有越来越重要的地位。这项技术将不断深入社会生活,在人们周围无处不在。从组成上,RFID包括标签,读写器,数据库以及EPC网络等,安全问题遍布各个部分。由于RFID技术...
于宇
关键词:集成电路射频识别信息安全身份认证
文献传递
I^2C Slave器件内部结构设计及VLSI实现被引量:2
2007年
I2C总线由于接口简单、协议完善,已经被广泛地应用在消费类电子产品、通信产品和工业电子产品中,成为国际标准。论文提出一种基于两级桥接口的I2CSLAVE器件的内部结构,该结构一方面能够根据系统的需求灵活地集成和裁减各种功能的IP核模块,对于多功能的I2CSLAVE器件的设计有一定的通用性;另一方面它支持各IP核模块工作于自己独立的时钟域,给多时钟域系统设计带来便利。以一款密码芯片为实例,对该结构进行了验证和实现,该芯片采用了华虹NEC0.35!mCMOS工艺。
王岗于宇曾晓洋范益波张国权章倩苓
关键词:I^2C总线IP复用
高速、可配置RSA密码协处理器的VLSI设计被引量:5
2006年
通过算法级分析和对比RSA原始算法以及改进型模幂模乘算法,提出了一种双重流水线结构的RSA密码协处理器体系结构,该结构具备高速、可配置性能·基于该体系结构,可以根据不同的用户需求,方便地设计出支持各种速度和密钥长度的RSA密码处理器·该体系结构尤其适用于设计高速、高位宽RSA密码芯片;同时其可配置性能也可以满足低速、高位数、高安全性RSA系统的市场需求·另外,基于该体系结构设计的RSA加密IP,非常适合SoC的芯片设计·最后,基于该体系结构设计了一款高速1024b RSA密码加密芯片,采用0·18μm标准单元库设计,实现结果显示,芯片在150MHz时钟频率下能完成每秒5000次1024b RSA加密运算,是国内同类产品中速度最快的·
范益波曾晓洋于宇
关键词:可配置加密芯片VLSI
共1页<1>
聚类工具0