您的位置: 专家智库 > >

谢亮

作品数:27 被引量:33H指数:3
供职机构:湘潭大学更多>>
发文基金:国家自然科学基金湖南省自然科学基金国家科技重大专项更多>>
相关领域:电子电信电气工程自动化与计算机技术更多>>

文献类型

  • 21篇期刊文章
  • 4篇专利
  • 2篇科技成果

领域

  • 23篇电子电信
  • 2篇电气工程
  • 1篇自动化与计算...

主题

  • 9篇电路
  • 5篇低功耗
  • 5篇功耗
  • 4篇芯片
  • 4篇集成电路
  • 4篇比较器
  • 3篇转换器
  • 3篇放大器
  • 3篇高精确度
  • 2篇带宽
  • 2篇带隙基准
  • 2篇带隙基准电压
  • 2篇带隙基准电压...
  • 2篇低失调
  • 2篇低压差
  • 2篇低压差线性稳...
  • 2篇电荷泵
  • 2篇电路芯片
  • 2篇端口
  • 2篇译码

机构

  • 27篇湘潭大学
  • 1篇比亚迪汽车工...

作者

  • 27篇谢亮
  • 25篇金湘亮
  • 9篇张文杰
  • 6篇汪洋
  • 4篇王龙生
  • 4篇段杰斌
  • 3篇杨红姣
  • 3篇曾以成
  • 2篇彭伟娣
  • 2篇聂拓
  • 2篇罗志国
  • 2篇刘杨
  • 1篇马铭磷
  • 1篇周阿铖
  • 1篇谢晶
  • 1篇刘孟良
  • 1篇陈亮
  • 1篇陈昊
  • 1篇杨凤
  • 1篇胡鹏飞

传媒

  • 9篇太赫兹科学与...
  • 6篇微电子学
  • 3篇固体电子学研...
  • 1篇微电子学与计...
  • 1篇电子器件
  • 1篇中国集成电路

年份

  • 1篇2023
  • 1篇2020
  • 2篇2018
  • 5篇2017
  • 4篇2016
  • 2篇2015
  • 5篇2014
  • 7篇2013
27 条 记 录,以下是 1-10
排序方式:
一种带斩波的双采样Σ-Δ调制器
2017年
设计了一种适用于过高磁场抗扰度的电容式隔离型全差分Σ-Δ调制器。它采用单环2阶1位量化的前馈积分器结构,运用斩波技术降低低频噪声和直流失调。与传统的全差分结构相比,该调制器的每级积分器均采用4个采样电容,在一个时钟周期内能实现两次采样与积分,所需的外部时钟频率仅为传统积分器的一半,降低了运放的压摆率及单位增益带宽的设计要求,实现了低功耗。基于CSMC 0.35μm CMOS工艺,在5 V电源电压、10 MHz采样频率和256过采样率的条件下进行电路仿真。后仿真结果表明,调制器的SNDR为100.7 d B,THD为-104.9 d B,ENOB可达16.78位,总功耗仅为0.4 m A。
田也陆序长谢亮金湘亮
关键词:Σ-Δ调制器斩波技术
CAN FD总线位定时模块的设计与验证
2023年
随着汽车电子设备的发展,传统CAN总线难以满足传输速度快且传送容量大的要求,而CAN FD总线能在兼容CAN的同时提供更快速的通信。CAN FD总线位定时模块在保障CAN FD总线的正常收发过程中发挥重要作用,同时也是CAN FD控制器的重要组成部分和设计难点之一。本文依据ISO11898-1:2015标准研究CAN FD位定时机制,提出一种CAN FD位定时模块设计思路。此模块使用Verilog硬件描述语言实现,采用QuartusⅡ和Modelsim联合仿真来对位速率产生、位速率切换和同步操作功能进行验证。验证结果表明此设计符合ISO11898-1标准规定,能完成FD帧的位时间产生和切换,证明设计思路的正确性和可行性。
肖懿琳杨红姣谢亮
关键词:位定时
应用于Sigma-Delta ADC中的高性能前置放大器被引量:2
2018年
设计了一种高性能的全差分型折叠式共源共栅放大器。一方面,电路中使用了斩波技术和AB类推挽技术,以提高放大器的精确度和动态性能;另一方面,放大器中的电流源采用自级联结构,可以进一步提高电路的电压裕度和鲁棒性。本电路基于华润上华CMOS 0.35μm工艺实现,版图面积为640μm×280μm,Spectre后仿真结果表明,在电源电压为5 V且斩波频率为156.25 kHz的情况下,等效输入噪声为1.11 n V/Hz^(1/2),失调电压为61.5μV,功耗为1.22 mW。
陆序长张虎龙谢亮谢亮
关键词:斩波技术
一种12位4MS/s异步SAR ADC被引量:2
2016年
设计了一种12位4MS/s的异步逐次逼近型模数转换器(SAR ADC)。采用一种既能节省开关动态功耗又能减小电容面积的开关切换策略,与传统结构相比,开关动态切换功耗节省了95%,电容总面积减小了75%。为了避免使用高频时钟,采用了异步控制逻辑,采样开关采用栅压自举开关以便提高ADC的线性度,动态锁存比较器的使用减小了静态功耗,片上集成了电压参考电路和相关驱动电路。基于SMIC 0.18μm CMOS工艺,在1.8V电源电压和4 MS/s转换速率条件下,经后仿真得到ADC的信号噪声失真比SNDR为70.2dB,功耗仅为0.9 mW,品质因素FOM为109fJ/conversion-step。
李彬周梦嵘谢亮金湘亮
关键词:逐次逼近型模数转换器异步
一种数模混合芯片中数字电路的时序收敛方案被引量:2
2013年
在数模混合集成电路中,时钟信号是数据传输的基准,它对芯片能否正常工作起决定性的作用。由于数模混合集成电路的特殊性,在对时钟信号进行时钟树综合时,要对其进行特殊的处理。以串行外设接口及电平移位模块为例,提出了一种针对数模混合芯片中数字电路的时序收敛方案,验证结果表明此方案能够使时序很好地收敛。
刘杨谢亮聂拓王龙生金湘亮
关键词:数模混合集成电路时钟树综合串行外设接口
一种低功耗可变抽取倍数滤波器组的设计
2014年
提出一种以较少的功耗与面积实现可变抽取速率的数字抽取滤波器组.该抽取滤波器组以梳状滤波器、补偿滤波器和半带滤波器三种滤波器级联的形式实现,为减少其功耗和面积,并提出了改进梳状滤波器的结构和电路实现形式以降低滤波器组的功耗和面积,经验证,采用非递归、多相分解的梳状滤波器结构比传统的Hogenaur梳状滤波器结构节省功耗21%,节省面积5%.当变换抽取速率时,可关闭冗余抽取电路的工作,从而进一步节省功耗.
王龙生谢亮金湘亮
关键词:低功耗多速率CIC非递归
一种流水线ADC后台数字校准算法的实现被引量:1
2017年
介绍了一种改进的流水线模数转换器(ADC)数字校准算法,该算法使用了一个低速高精确度的参考ADC,同时结合了变步长的最小均方误差(LMS)滤波器校正流水线ADC的误差,从而提高校准速度和精确度。使用Verilog HDL语言设计了这种后台数字校准算法的寄存器传输级(RTL)电路,同时采取Simulink和Modelsim联合仿真的方法对电路进行验证。验证结果表明,与固定步长的校准算法相比,改进的校准算法拥有更快的收敛速度和更高的收敛精确度。
张文杰邓准谢亮金湘亮
关键词:流水线ADCLMS算法
高压工艺高性能ESD关键技术及其应用
金湘亮汪洋谢亮杨红姣曾以成周阿铖
静电放电(ESD)是影响集成电路(IC)芯片可靠性的关键因素之一。ESD每年在IC成品率和早期现场失效方面使世界电了工业蒙受数十亿美元的损失,国外各大集成电路设计公司和代工厂都已把ESD问题提上了战略高度,国内外科研单位...
关键词:
关键词:集成电路芯片传感器
MEMS麦克风中新型电荷泵的设计被引量:1
2016年
设计了一款应用于MEMS麦克风的电荷泵电路。在动态的电荷传输开关型电荷泵中,增加了时钟电平倍增电路和负反馈电路,使得电荷泵在工艺偏差、温度以及电源电压变化时能够输出稳定的高压。电路基于0.3μm CMOS工艺实现,Spectre仿真结果表明,在1.6-3.6V电源电压范围及所有工艺角下,电荷泵能够输出偏差在±5%以内的14V高压,与相同条件下的传统静态电荷传输型电荷泵相比,升压单元减少了33%,有效提高了效率,节省了面积。
覃仕成谢亮金湘亮
关键词:MEMS麦克风偏置电路电荷泵
一种适用于MEMS麦克风的新型恒压电荷泵设计被引量:1
2013年
实现了一种新型恒压输出电荷泵电路,通过选择合理的电荷泵结构能有效抑制反向电流及衬底电流,并通过一种负反馈稳压电路得到低纹波且不随电源电压变化的稳压输出,非常适用于MEMS麦克风。该电路采用MIXIC0.35μm标准CMOS工艺实现,测试结果表明该电路能自适应2.8~3.6V的电源电压变化,输出稳定的9V直流电压。
张文杰杨凤段杰斌谢亮金湘亮
关键词:电荷泵衬底电流
共3页<123>
聚类工具0