高丽江
- 作品数:16 被引量:10H指数:2
- 供职机构:中国科学院电子学研究所更多>>
- 发文基金:国家自然科学基金国家科技重大专项更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 一种延时锁定环路
- 本发明提供了一种延时锁定环路,包括:数字控制延时链,调节数字控制延时链的延时,并在相应的输出模式下输出时钟信号;鉴相逻辑电路,根据参考时钟和反馈时钟的延时差是否落在锁定精度范围内生成并输出超前或滞后信号、锁定逻辑信号;数...
- 张丹丹杨海钢朱文锐高丽江李威黄志洪
- 具有逻辑运算和数据存储功能的可编程功能产生单元
- 本发明公开了一种FPGA电路中的k输入可编程功能产生单元。该功能产生单元由写操作控制模块、MC阵列、读操作控制模块构成。其中,写操作控制模块在细粒度RAM写操作时实现地址译码、写使能及时钟同步等功能。MC阵列中采用了一种...
- 杨海钢李威高丽江
- 文献传递
- 延时链控制码自适应的快速延时锁定环路
- 本发明公布一种延时链控制码自适应的快速延时锁定环路,包括一数字控制延时链,用于产生相互间相位差为90°的四个时钟信;一鉴相器,用于输出延时差指示信号的超前或滞后信号;一粗调时间数字转换器,用于输出粗调延时链控制码;一粗调...
- 张丹丹杨海钢陈柱佳朱文锐高丽江
- 文献传递
- 可编程信号处理单元
- 本发明提供了一种基于功能产生单元的可编程信号处理单元。该可编程信号处理单元中采用了一种同时具有逻辑运算和数据存储功能的功能产生单元,搭配灵活的多路选择器连接,使得本发明的可编程信号处理单元结构既能够存储配置数据以实现独立...
- 杨海钢李威高丽江
- 文献传递
- 一种包含可定制熔丝配置模块的可编程逻辑电路
- 本发明公开了一种可定制的可编程逻辑电路,其配置位由可定制的静态存储器(SRAM)配置单元和可切换为熔丝位控制的可定制熔丝配置单元共同构成。在实现定制电路时,按照一定流程,通过更改有限层金属掩膜版,实现将部分电路功能固化,...
- 杨海钢黄志洪陈柱佳张丹丹李威高丽江杨立群
- 文献传递
- 具有高资源利用率特征的改进型查找表电路结构与优化方法被引量:2
- 2019年
- 该文着重研究了FPGA芯片中核心模块基本可编程逻辑单元(BLE)的电路结构与优化设计方法,针对传统4输入查找表(LUT)进行逻辑操作和算术运算时资源利用率低的问题,提出一种融合多路选择器的改进型LUT结构,该结构具有更高面积利用率;同时提出一种对映射后网表进行统计的评估优化方法,可以对综合映射后网表进行重新组合,通过预装箱产生优化后网表;最后,对所提结构进行了实验评估和验证。结果表明:与Intel公司Stratix系列FPGA相比,采用该文所提优化结构,在MCNC电路集和VTR电路集下,资源利用率平均分别提高了10.428%和10.433%,有效提升了FPGA的逻辑效能。
- 高丽江杨海钢杨海钢郝亚男李威郝亚男
- 关键词:查找表进位链装箱
- 低热梯度导向的三维FPGA互连通道网络架构研究
- 2019年
- 该文针对3维FPGA(3D FPGA)芯片存在的散热问题,提出具有低热梯度特征的互连网络通道结构,力图解决传统FPGA匀称互连通道设计在芯片堆叠实现上产生的温度非平衡现象。该文建立了3D FPGA的热阻网络模型;对不同类型的通道线对3D FPGA的热分布影响进行了理论分析和热仿真;提出了垂直方向通道网络非均匀分布的3D FPGA通道结构,实验表明,与给定传统FPGA互连通道结构相比,采用所提方法实现的3D FPGA设计架构能够降低76.8%的层间最高温度梯度,10.4%的层内温度梯度。
- 高丽江杨海钢杨海钢
- 关键词:热分布
- 一种用于减少FPGA配置存储器位数的译码电路
- 本发明公开了一种用于减少FPGA配置存储器位数的译码电路,其用于通过对配置存储器产生的配置码进行译码,而产生FPGA逻辑电路的控制码,其包括:一对多选择器,其为由多个传输管构成的树状结构,其将从根节点输入的输入电平信号传...
- 高丽江李威杨海钢
- 文献传递
- 一种延时锁定环路
- 本发明提供了一种延时锁定环路,包括:数字控制延时链,调节数字控制延时链的延时,并在相应的输出模式下输出时钟信号;鉴相逻辑电路,根据参考时钟和反馈时钟的延时差是否落在锁定精度范围内生成并输出超前或滞后信号、锁定逻辑信号;数...
- 张丹丹杨海钢朱文锐高丽江李威黄志洪
- 文献传递
- 可编程信号处理单元
- 本发明提供了一种基于功能产生单元的可编程信号处理单元。该可编程信号处理单元中采用了一种同时具有逻辑运算和数据存储功能的功能产生单元,搭配灵活的多路选择器连接,使得本发明的可编程信号处理单元结构既能够存储配置数据以实现独立...
- 杨海钢李威高丽江
- 文献传递