您的位置: 专家智库 > >

郭广坤

作品数:54 被引量:4H指数:1
供职机构:电子科技大学更多>>
发文基金:国家自然科学基金四川省应用基础研究计划项目更多>>
相关领域:电子电信自动化与计算机技术电气工程机械工程更多>>

文献类型

  • 48篇专利
  • 4篇期刊文章
  • 2篇学位论文

领域

  • 20篇电子电信
  • 11篇自动化与计算...
  • 1篇机械工程
  • 1篇电气工程

主题

  • 21篇发生器
  • 18篇信号
  • 15篇相位
  • 15篇波形
  • 14篇波形发生器
  • 13篇时钟
  • 12篇任意波形
  • 11篇波形合成
  • 10篇任意波形发生...
  • 10篇波形发生
  • 9篇采样率
  • 8篇采样时钟
  • 7篇宽带
  • 6篇地址发生器
  • 6篇序列发生器
  • 6篇指令集
  • 6篇输出波形
  • 6篇采样率转换
  • 5篇信号发生
  • 5篇信号发生器

机构

  • 54篇电子科技大学

作者

  • 54篇郭广坤
  • 46篇刘科
  • 42篇肖寅东
  • 37篇田书林
  • 32篇王厚军
  • 30篇黄建国
  • 10篇付在明
  • 7篇张朋
  • 6篇陈瑜
  • 4篇黄磊
  • 4篇杨兴
  • 2篇刘娟
  • 2篇吴斌
  • 2篇张鹏
  • 2篇叶建伟
  • 2篇王宗梁
  • 2篇彭宏伟
  • 1篇吴云峰
  • 1篇唐斌
  • 1篇范洪涛

传媒

  • 2篇自动化信息
  • 1篇电子科技大学...
  • 1篇光电工程

年份

  • 3篇2024
  • 5篇2023
  • 5篇2022
  • 3篇2021
  • 6篇2020
  • 6篇2019
  • 5篇2018
  • 5篇2017
  • 2篇2016
  • 3篇2015
  • 4篇2014
  • 1篇2013
  • 3篇2012
  • 1篇2011
  • 1篇2010
  • 1篇2009
54 条 记 录,以下是 1-10
排序方式:
一种可变分数倍采样率的选取方法
本发明公开了一种可变分数倍采样率的选取方法,首先获取抗混叠时采样率和采样率转换倍数的取值范围,取值范围与输出波形的重复频率相关,然后,根据DDWS波形发生器的最大采样率与DDWS波形发生器输出波形的重复频率的比值,DDW...
肖寅东郭广坤陈瑜刘科王厚军田书林黄建国
一种基于采样率转换技术的任意波形合成方法
本发明公开了一种基于采样率转换技术的任意波形合成方法,先以可变采样率进行波形数据计算并存入存储器,在存储过程中,当存储器读写控制模块接受到控制命令后,先执行写操作,再执行读操作;然后将读出的这些数据分为并行的多路,每一路...
刘科赵文浩肖寅东付在明郭广坤刘航麟游佳静赖键
文献传递
高稳微波合成与频率传递及其在双基地SAR雷达中的应用
高精度、高稳定度微波频率源是束型原子钟系统重要组成部分。束型原子钟将电振荡信号锁定到原子基态超精细能级跃迁频率上,实现高稳定度的频率信号输出。高稳频率源是通讯、导航、计量、深空探测、基础科学研究等领域的基础,更是国防和国...
郭广坤
关键词:相位同步
一种自动同步的多通道并行存储DDS信号发生器
本发明公开了一种自动同步的多通道并行存储DDS信号发生器,增加一数据时钟相位判断模块,用于每个通道DAC即k路DAC内部分频器对采样时钟进行m分频后得到的数据时钟进行同步检测,如果某一路(通道)与参考数据时钟不同步,则对...
刘科郭广坤肖寅东田书林王厚军黄建国彭宏伟
文献传递
一种基于改进遗传算法的相位补偿方法
本发明公开了一种基于改进遗传算法的相位补偿方法,属于波形发生器技术领域。本发明是以级联二阶节结构的全通滤波器作为相位补偿滤波器,通过求解相位补偿滤波器的参数,使其相位函数逼近波形合成系统所需的相位响应,从而实现对FI‑D...
赵文浩刘科郭广坤付在明肖寅东田书林
一种可级联的多通道DDS信号发生器
本发明公开了一种可级联的多通道DDS信号发生器,其选择的采样时钟通过采样时钟分配模块分n+1路,其中n路作为采样时钟分别输入n个通道中同步数模转换器,剩下的一路送入数据时钟产生模块进行分频,产生内部数据时钟,选择内部数据...
刘科田书林肖寅东郭广坤黄建国王厚军刘娟
文献传递
一种具有初始相位自动校准功能的猝发信号发生器
本发明公开了一种具有初始相位自动校准功能的猝发信号发生器,在现有猝发信号发生器基础上增加了一个由平均值测量装置和峰峰值测量装置组成的信号测量单元。信号测量单元首先测量出连续载波信号的峰峰值电压U<Sub>CPP</Sub...
郭广坤刘科田书林黄建国肖寅东
一种基于时间幅度转换的时间间隔测量装置
本发明公开了一种基于时间幅度转换的时间间隔测量装置,先根据上位机发出的控制字产生控制信号,用于控制装置运行;然后采用FPGA控制模拟通道,测量通道延时τ<Sub>AB</Sub>或者τ<Sub>BA</Sub>,并完成输...
张朋阎帆鸿侯冬郭广坤
一种基于多DAC并行结构的信号源的同步方法
本发明公开了一种基于多DAC并行结构的信号源的同步方法,通过将各个通道经采样时钟分频所得的数据时钟送到数据时钟鉴相模块,再任意取一个通道的数据时钟作为基准时钟,对该基准时钟做倍频得到一相关时钟,用该相关时钟的下降沿去采其...
肖寅东杨兴刘科田书林郭广坤黄建国王厚军
基于DDS和PLL的宽带时钟发生电路设计被引量:1
2009年
针对高速任意波形发生器对高精度、宽带时钟电路的需要,提出了一种通过DDS加PLL的可变时钟设计方法。对DDS参数的选择、锁相环倍数的选择进行了详细分析,并对相位噪声的指标分配进行了论证,最后给出了输出频率范围为200MHz-1.25GHz的时钟电路的设计方案。通过实验验证,证明了上述分析的正确性。
郭广坤田书林刘科
关键词:相位噪声锁相环DDS
共6页<123456>
聚类工具0