您的位置: 专家智库 > >

荆元利

作品数:10 被引量:38H指数:4
供职机构:西北工业大学计算机学院更多>>
发文基金:国家自然科学基金国防科技技术预先研究基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 7篇期刊文章
  • 2篇学位论文
  • 1篇会议论文

领域

  • 7篇自动化与计算...
  • 4篇电子电信

主题

  • 4篇上网
  • 4篇片上网络
  • 4篇网络
  • 4篇DSP
  • 3篇信号
  • 3篇信号处理
  • 3篇信号处理器
  • 3篇英文
  • 3篇数字信号
  • 3篇数字信号处理
  • 3篇数字信号处理...
  • 3篇DSP处理
  • 3篇DSP处理器
  • 3篇处理器
  • 2篇动态功耗
  • 2篇动态功耗管理
  • 2篇系统芯片
  • 2篇芯片
  • 2篇功耗管理
  • 2篇DSP应用

机构

  • 10篇西北工业大学

作者

  • 10篇荆元利
  • 8篇樊晓桠
  • 4篇沈戈
  • 4篇高德远
  • 2篇周昔平
  • 2篇张盛兵
  • 1篇段然
  • 1篇梁婕
  • 1篇胡剑
  • 1篇卢红占
  • 1篇袁涛

传媒

  • 4篇微电子学与计...
  • 2篇计算机工程与...
  • 1篇微计算机应用
  • 1篇2002年全...

年份

  • 2篇2007
  • 3篇2005
  • 2篇2004
  • 1篇2003
  • 2篇2002
10 条 记 录,以下是 1-10
排序方式:
一种支持并行互连的DSP处理器结构设计
针对嵌入式多媒体通信数据处理中需要高数据流量和大数据处理量的特点,通过对ASDP21XX系列的16位定点DSP处理器的存储器访问结构和DMA接口的改进设计,使得该类型DSP处理器DMA接口的数据交换速率提高了8~20倍,...
沈戈荆元利高德远樊晓桠
关键词:DSP处理器DMA接口
文献传递
网络互连多线程处理器被引量:7
2005年
结合可扩展的片上互连网络和隐藏延迟的同时多线程结构,论文提出网络互连多线程(NMT,NetworkedMulti-threaded)处理器结构;在SMTSIM仿真器的基础上进行仿真,结果表明NMT结构具有较好的可扩展性和并行性,并提出了对其片上互连网络的性能要求。
荆元利樊晓桠
关键词:片上网络多线程可扩展性并行性
基于片上网络的系统芯片测试研究(英文)被引量:13
2004年
文章介绍了基于片上网络对系统芯片进行测试的原理和实例,这是一种新的设计方法。首先讨论了未来系统芯片存在的各方面测试挑战,并提出了基于片上网络结构的解决方案。其次,在OSI网络堆栈参考模型的基础上,提出了面向测试的片上网络协议堆栈以及对应的测试服务。最后,介绍了基于片上网络的模块化测试方法。
荆元利樊晓桠张盛兵高德远周昔平
关键词:片上网络协议堆栈
面向并行DSP应用的双路由多层Mesh结构研究被引量:2
2007年
论文提出了面向并行DSP应用并具备基于QoS控制路由器极大功耗的双路由多层Mesh片上网络互连结构,仿真结果表明该结构与单路由Mesh结构相比可减少功耗31.4%、时延30.6%。
袁涛樊晓桠荆元利
关键词:片上网络QOS
嵌入式SoC中键盘控制器的设计与实现被引量:2
2007年
“龙腾”S1是以工业控制应用为背景的高性能嵌入式SoC,键盘控制器为其整个键盘系统提供硬件基础。本文详细分析了键盘系统的工作机制,给出了一种键盘控制器的设计结构和控制时序,通过优化某些具体电路增加设计的可重用性和可验证性。最后经过FPGA验证,证明该设计完全支持通用的PS/2键盘,在时序和功能上满足了设计要求。
卢红占樊晓桠张盛兵荆元利
关键词:键盘控制器数据通信SOC
DSP中MAC的微系统结构设计(英文)被引量:1
2004年
在实际的高性能定点数字信号处理器(DSP)设计过程中,往往需要设计一个功能复杂的乘累加器。也就是说,乘累加器不光是要同时完成通常所见的带符号数和无符号数的乘加及乘减运算,而且还需要同时完成整数乘加和小数乘加运算,无偏差的舍入运算,饱和等功能。另外,为了解决DSP中数据相关的问题,往往要求乘累加器在单拍完成所有的这些运算,因此很难找到一个高速度低成本的实现方案。文章首先给出了通常的高性能定点DSP中乘累加器所需要完成的功能需求,然后提出并实现了一个16位高性能乘累加器,将其所需要完成的上述各种功能巧妙地整合起来在单拍内完成,而完成所有上述功能只需要3级4押2压缩和一次超前进位的加法运算。该乘累加器采用0.35μm工艺实现,已经嵌入到数字信号处理器中并已经成功应用于实际的工程项目。
周昔平高德远樊晓桠荆元利沈戈
关键词:DSP数字信号处理器MAC
一种数字信号处理器的动态功耗管理方案被引量:3
2003年
动态功耗管理是一种系统级低功耗设计技术,降低功耗的思路是根据系统当前负载动态调整时钟频率或者关闭时钟。文章以数字信号处理器为模型,提出了一种系统属性可调节的动态功耗管理方案,它支持通过软硬件配合对功耗进行灵活的动态管理,其管理策略采用了适应性预测算法,并引入非确定性因子。实验结果表明,该方案可以大大降低数字信号处理器的功耗。
荆元利樊晓桠高德远沈戈胡剑
关键词:数字信号处理器动态功耗管理DSP低功耗设计
基于片上网络的系统芯片研究
很多数字信号处理(DSP)应用和算法中存在固有的并行性,设计者通常使用多个DSP处理器芯片并行计算,来提高数字信号处理系统的性能。微电子加工技术的进步,使单个系统芯片(SoC)上可以集成多个DSP处理器,而单个DSP处理...
荆元利
关键词:片上网络系统芯片DSP处理器动态功耗管理
面向DSP应用的可重构计算(英文)被引量:4
2005年
DSP应用的特点是计算密集并适合并行处理,传统的可编程处理器与ASIC在性能和灵活性上各有优劣。因此出现了一种新的计算模式—可重构计算。由于它能将效率和灵活性很好地结合在一起,故正得到广泛的关注和研究。本文在介绍可重构计算的概念和分类的基础上,着重讨论了一些主流的可重构计算系统,分析了各类系统应用于DSP的特点,对可重构计算在计算模型,编译器,映射技术以及开发环境等方面的现状和趋势进行了探讨,并给出了自己的思考。
段然樊晓桠荆元利沈戈梁婕
关键词:可重构计算DSPASIC可编程处理器
DSP处理器系统结构研究
该论文详细描述了T2181DSP处理器系统结构的设计和实现.论文分析了当前数字信号处理器系统结构的发展,结合以往进行的处理器研究工作,提出了针对DSP应用特点的处理器系统结构.在此基础上,通过多种流水线方案的比较分析,提...
荆元利
关键词:数字信号处理器流水线系统结构哈佛结构串行口
文献传递
共1页<1>
聚类工具0