郑然
- 作品数:100 被引量:68H指数:5
- 供职机构:西北工业大学更多>>
- 发文基金:国家自然科学基金陕西省自然科学基金国家高技术研究发展计划更多>>
- 相关领域:电子电信自动化与计算机技术电气工程理学更多>>
- 基于实时阈值的CMOS有源像素传感器辐射致随机电报噪声自动检测被引量:2
- 2018年
- 研究了辐射环境下CMOS有源像素传感器产生的暗信号随机电报噪声(RTS)的特性,针对这一噪声提出一种实时自动检测算法,用以检测、重建暗信号RTS,并提取噪声关键参数。采用^(60)Cog射线进行的辐照实验测试结果表明,对于辐照后被观测像素发生的282次多级RTS转换,基于本文提出的实时阈值检测方法成功检测出了257次,检测效率达到91%,比采用暗信号幅值标准差为阈值的检测方法高出了16%。
- 郑然赵瑞光刘超胡永才
- 关键词:暗电流
- 用于生物医学成像的多通道高精度TDC芯片设计被引量:3
- 2010年
- 针对生物医学成像设备的高分辨率、高采样率、低功耗、抗噪声等要求,设计了一种64通道,高精度,具有自校准功能的时间数字转换(TDC)电路.双Gray码计数器实现10bit"粗"计数,基于延迟锁相环(DLL)阵列的多采样技术实现8bit"细"时间的精确测量.64个通道共用一个深度为32字的异步先进先出(FIFO)单元存储时间信息.采用SMIC0.18μm CMOS低压工艺实现电路.时间精度范围是71~143ps,动态范围是10~20μs,微分非线性误差DNL=0.8LSB,积分非线性误差INL=0.3LSB.该电路适用于生物医学成像,尤其是小动物PET成像系统.
- 王雷魏廷存郑然
- 关键词:TDC
- 一种流水线逐次逼近模数转换器
- 本发明涉及一种能够消除余量放大器失调电压的流水线逐次逼近模数转换器,在比较器输入端和余量放大器输入端之间的信号通路中加入一个电容,用于存储余量放大器的失调电压,并且不改变单级电路的工作原理。通过采用本发明提出的流水线逐次...
- 薛菲菲胡永才魏晓敏高武郑然
- 动态可重构装置以及用该装置进行动态可重构的方法
- 本发明公开了一种动态可重构装置以及用用这种动态可重构装置进行动态可重构的方法,装置包括主处理器、存储器、部分可重构单元,其特点还包括回收Cache,所述回收Cache中包含一个任务存储单元、一个输出接口及一个输入监控接口...
- 高德远田杭沛樊晓桠张盛兵王党辉魏廷存黄小平张萌郑然
- 文献传递
- 高速浮点规格化运算器
- 本发明公开了一种高速浮点规格化运算器,用于解决现有的规格化运算器运算速度低的技术问题,其技术方案是在所述前导零检测部件增加初等或阵列,所述移位器包括第一移位器和第二移位器,初等或阵列产生第一阶段移位信号;第一移位器根据第...
- 高德远姚涛樊晓桠张盛兵王党辉魏廷存黄小平张萌郑然
- 辐射探测前端读出系统数字滤波成形电路设计方法
- 本发明公开了一种辐射探测前端读出系统数字滤波成形电路设计方法,用于解决现有前端读出电路模拟成形电路设计困难的技术问题。技术方案是采用数字成形、梯形成形和峰值提取实现。首先根据模拟成形器的传输函数采用双线性变换法从S平面上...
- 高武李超锋高德远魏廷存郑然王佳魏晓敏胡永才
- 文献传递
- 小面积高线性度成形电路
- 本发明公开了一种小面积高线性度成形电路,用于解决现有成形电路线性度差的技术问题。小面积高线性度成形电路技术方案是包括电容C<Sub>1</Sub>、电容C<Sub>2</Sub>、运算放大器A、一个NMOS晶体管M<Su...
- 王佳高德远魏廷存高武郑然魏晓敏胡永才
- 文献传递
- Linux平台远程逻辑卷复制系统
- 李战怀张延园董欢庆王彦龙王明钟林伟郑然
- Linux平台远程逻辑卷复制系统(Logical Volume Replicator on Linux,简称LVR)项目属于高可靠性和高可用性系统软件。其研发内容与基本原理是:在Linux操作系统卷管理层中嵌入自行设计开...
- 关键词:
- 关键词:LINUX平台逻辑卷
- 一种辐射探测器前端读出电路
- 本发明公开了一种辐射探测器前端读出电路,涉及大动态范围前端读出电路技术领域,包括:前置放大器用于接收输入的入射粒子的电荷,并对电荷进行前置放大,获得放大信号;高速比较器输入端连接前置放大器输出端,用于在接收的放大信号超过...
- 王佳高海超魏晓敏郑然薛菲菲赵瑞光胡永才
- 混合像素传感器阵列外围拥塞缓解读出电路设计
- 2023年
- 介绍了一种混合像素传感器的外围数字读出电路,适用于高能粒子探测、生物医学成像等领域。该外围读出电路由拥塞缓解电路、持续仲裁电路与循环仲裁电路组成。分析了粒子集群的特征和不同数据路由策略对电路的影响,采用间隔n列通道共享存储器与持续/循环仲裁两种策略,缓解瞬时大量粒子击中时的信息损失问题。仿真结果表明,拥塞缓解电路较传统电路在200 kHz对撞频率下,数据读出能力提升43%,当传感器阵列击中比例达3%时,粒子信息损失减少23.43%。采用0.13μm CMOS工艺,64通道拥塞缓解外围数字电路的面积为219664μm^(2),对比未经拥塞缓解处理电路,数字外围电路面积减小13.26%。
- 张浩楠魏晓敏蔡耀王佳郑然薛菲菲胡永才
- 关键词:资源共享数字集成电路