您的位置: 专家智库 > >

复旦大学信息科学与工程学院ASIC与系统国家重点实验室

作品数:16 被引量:44H指数:4
相关作者:杨雪飞麦日锋周翠权五云彭云更多>>
相关机构:重庆邮电大学通信与信息工程学院华东师范大学信息科学技术学院淮海工学院电子工程学院更多>>
发文基金:国家自然科学基金国家重点实验室开放基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 16篇中文期刊文章

领域

  • 13篇电子电信
  • 3篇自动化与计算...

主题

  • 4篇放大器
  • 3篇电路
  • 3篇振荡器
  • 2篇压控
  • 2篇压控振荡器
  • 2篇线性度
  • 2篇可测性
  • 2篇可测性设计
  • 2篇集成电路
  • 1篇带通
  • 1篇带通滤波
  • 1篇带通滤波器
  • 1篇等效电路
  • 1篇等效电路模型
  • 1篇低噪
  • 1篇低噪声
  • 1篇低噪声放大器
  • 1篇电荷泵
  • 1篇电路模型
  • 1篇电路设计

机构

  • 16篇复旦大学
  • 1篇华东师范大学
  • 1篇淮海工学院
  • 1篇重庆邮电大学

作者

  • 3篇程君侠
  • 3篇杨莲兴
  • 3篇麦日锋
  • 3篇章倩苓
  • 3篇俞军
  • 2篇任俊彦
  • 2篇黄维康
  • 1篇杨雪飞
  • 1篇胡伟
  • 1篇徐科
  • 1篇李宁
  • 1篇李春梅
  • 1篇杨青松
  • 1篇肖鹏程
  • 1篇徐志伟
  • 1篇周翠
  • 1篇张国权
  • 1篇黄俊
  • 1篇李寿林
  • 1篇郑增钰

传媒

  • 6篇微电子学
  • 2篇半导体技术
  • 2篇计算机辅助设...
  • 1篇Journa...
  • 1篇电子测量技术
  • 1篇微电子学与计...
  • 1篇电子产品世界
  • 1篇固体电子学研...
  • 1篇国际学术动态

年份

  • 1篇2011
  • 1篇2010
  • 3篇2007
  • 1篇2004
  • 3篇2002
  • 2篇2001
  • 2篇2000
  • 2篇1999
  • 1篇1997
16 条 记 录,以下是 1-10
排序方式:
用于电能计量的串联型晶体振荡器的设计
2001年
提出了一种用于电能计量的串联型晶体振荡电路 ,着重分析了串联型晶体振荡电路的起振条件、起振时间、动态功耗、振荡频率稳定性等 ,并利用 EDO模拟器作了验证 ,最后给出了应用此振荡器作为时钟发生器在单相电能计量集成电路产品中的测试结果。
麦日锋俞军程君侠章倩苓
关键词:晶体振荡器电能计量
改进的部分扫描触发器选择的方法
2002年
研究了部分扫描触发器的选择 ,对原有的基于状态密度的方法做了一些改进 ,提出一种综合的、基于故障可控性和可观性的扫描触发器选择的方法 ,并分析了扫描触发器对电路时序特性的影响 .在对 ISCAS89标准电路的模拟中 ,该方法对大部分电路可以减少选择的扫描触发器的个数 。
熊志平余殷雷黄维康
关键词:时序电路可测性设计故障模拟
自偏置锁相环结构及其稳定性条件分析
1999年
给出了基于自偏置技术的电荷泵锁相环电路,压控振荡器的工作频率动态地建立了电路内部所有的偏置电压和电流,从而实现了固定衰减因子,固定环路带宽与工作频率之比,这二者由电容的比率决定,极大地实现了电路设计的工艺无关性,同时也得到了小的相位抖动,最后,对这种锁相环的稳定性进行了一定的分析。
彭云李春梅任俊彦
关键词:锁相环电荷泵压控振荡器
一种结构新颖的压控环形振荡器被引量:5
2000年
提出了一种新颖的压控环形振荡器的电路实现结构 ,着重分析了该压控振荡器的线性度。该电路全部由 MOS管实现 ,因而易于集成在先进的片上系统中。该线性环形振荡器是片上天线无线通讯测试系统的一个部分 ,用特许半导体公司的 0 .6μm
徐志伟郑增钰
关键词:压控振荡器AOS片上系统
快速系统原型机研讨会综述
1997年
由IEEE计算机协会仿真委员会、测试技术委员会和科学仪器制造专业委员会联合主办的第7届快速系统原型机国际研讨会于1996年6月19—21日在希腊塞萨洛尼基的PortoCarras举行。与会者50余人,宣读论文31篇。论文按内容可分为三大类:电子系统设计方法及由FPGA构造的仿真器;电子系统硬件软件的再设计与再模拟;快速系统原型机算法。会议规模不大,但它所讨论的利用快速原型机方法验证设计方案和快速开发新电子系统的课题,在当前电子系统和集成电路设计领域中受到广泛重视。设计与模拟是完成一个电子系统(大规模和超大规模集成电路可看作集成于一个芯片上的特殊的电子系统)制作前期两个极其重要的阶段。设计是按使用要求由设计者设想出一套电子线路加以实现,使设计的电路功能与指标达到预定要求。模拟是根据设计的电子线路通过一定的手段来验证该电子线路是否符合设计要求,使设计中的问题在早期就得以解决。
杨莲兴张国权许俊
关键词:电子电路电子系统电路设计集成电路
FPGA的测试被引量:19
2000年
随着 FPGA的发展 ,测试 FPGA的技术也得到了相应的发展 ,出现了不少有关 FPGA的测试方面的文献 .有些讨论逻辑资源的测试 ,也有一些讨论连线资源测试 .
黄维康
关键词:可编程器件FPGA可测性设计
Inverse Class-AB功率放大器线性度和效率分析被引量:1
2007年
inverse Class-AB模式可以使功率放大器得到更好的性能,但是传统的教科书中并没有这种模式的理论分析因此有必要从理论上对inverse Class-AB模式进行分析。通过对输出波形傅里叶函数的研究可以得到最大输出电压摆幅以及计算最大功率。通过Volterra序列分析法以out-of-band抵消技术我们分析这种模式功率放大器的非线性。最后我们进行了大量的仿真以验证所提出的理论。
周翠L.C.N.de VreeedM.P.Van Der Heijden李文宏
关键词:INVERSE线性度
A Highly Linear Filter and VGA with DC-Offset Correction for GSM/WCDMA Receivers被引量:1
2007年
This paper describes a complete baseband chain for both GSM and WCDMA receivers with a SMIC 0.35μm mixed signal process. The chain consists of a dual-mode,highly linear, fourth order Chebyshev active RC filter and three VGA stages. The filter is designed to meet the bandwidth specifications of the GSM and WCDMA standards and share the maximum number of components between the two modes to reduce manufacturing cost. The design is free of DC-offset and has an inter-stage high-pass filter, and operational amplifiers with adjustable GBW are used to minimize GSM-mode power consumption. The measured noise figures are 27. 3 and 42dBm in WCDMA and GSM modes,respectively, at the maximum gain. The IIP3 is 40dBm at unit gain in the WCDMA mode,and the circuit consumes 47.0mW. The IIP3 is 28dBm in the GSM mode,and the circuit consumes 31.8mW. The supply voltage is 3.3V.
周竹瑾李志升李宁李巍任俊彦
关键词:VGADUAL-MODE
一个950MHz CMOS低噪声放大器的设计被引量:5
2002年
介绍了一个采用0.18mm 1.8V RF CMOS工艺,适合 GSM接收器,中心频率为950MHz的低噪声放大器(LNA)的设计过程,并给出了spectreRF的模拟结果。在935~960MHz频带内,LNA功率增益大于16dB,阻抗匹配系数S11小于-18dB,噪声系数(NF)小于2.7dB,IIP3为-3.06dBm,1dB压缩点为-10.955dBm,功耗小于20mW。
张振勇胡伟赵勇杨莲兴
关键词:低噪声放大器噪声系数功率增益阻抗匹配CMOS
Σ-ΔA/D转换器中电压放大型运放的高线性度设计被引量:1
2004年
 高阶、高精度是当前Σ-Δ调制器的设计趋势,随着系统结构越来越复杂,带内量化噪声的噪声背景逐渐降低,已不再成为制约调制器精度的主要瓶颈。整个系统的线性失真度对调制器最终精度的影响越来越大,甚至成为决定因素。为提高Σ-Δ调制器的线性度,对运算放大器这一主要非线性源进行了深入的分析,并提出若干优化方案。最后,通过一个三阶单环Σ-Δ调制器结构进行了仿真验证。采用电压放大、AB类输出的运算放大器结构,大大减小了系统功耗。
杨雪飞徐科李联杨青松
关键词:运算放大器∑-△调制器开关电容量化噪声
共2页<12>
聚类工具0