南京大学物理学院微电子设计研究所 作品数:41 被引量:177 H指数:7 相关作者: 董岚 周松明 肖飞 曹祥 潘科 更多>> 相关机构: 合肥工业大学电子科学与应用物理学院 合肥工业大学电子科学与应用物理学院微电子设计研究所 东南大学电子科学与工程学院 更多>> 发文基金: 国家自然科学基金 国家高技术研究发展计划 广东省科技计划工业攻关项目 更多>> 相关领域: 电子电信 自动化与计算机技术 自然科学总论 矿业工程 更多>>
锁相环中动态匹配电荷泵的分析与设计 被引量:2 2010年 本文介绍了一种锁相环中的动态匹配电荷泵。该电荷泵能有效抑制传统电荷泵中电流的失配和漂移。降低电流失配有利于减小锁相环的参考杂散,而抑制电流漂移能避免锁相环的带宽发生变化。电路设计基于SMIC0.18μm工艺,静态匹配仿真结果表明输出电压在0.11~1.51V时,电流失配低于1.7%,在0.21~1.46V时,电流失配低于0.1%;动态匹配的后仿真结果表明输出电压在0.33~1.34V时,电流失配低于0.55%,漂移低于0.45%。 赵茂 何书专 潘红兵关键词:电荷泵 锁相环 电流失配 基于统计时分复用技术的三维片上网络 被引量:2 2012年 在片上网络(Network on Chip,NoC)系统中,本地子系统通常基于总线结构,而全局通信则由基于包交换的网络构成。然而,由于总线和网络之间通讯机制的差异,当本地子系统内各核访问全局资源的时候,系统整体性能将下降。在3D NoC中,由于全局网络规模的扩大,该问题将越发显著。对此,该文提出一种基于统计时分复用(Statistical Time Division Multiplex,STDM)技术的3D NoC架构。该架构首先在本地子系统引入STMD控制单元,然后在网络接口设计中增加了计数及等待机制,并对路由节点针对STDM技术进行了优化设计,以增强对STDM的支持,减小总线、网络间的差异。同时,该文还充分利用STDM帧的特点,设计了一种新的数据包格式,以进一步降低全局通信的网络负荷。为证明新方案的高效,该文采用SystemC语言进行系统级建模,仿真结果表明:该方案在降低网络负荷、减小通信延时方面有着显著效果。最佳情况下,两者可以分别降低为传统方案的45%和20.5%。而实际应用中,尤其对于通信密集型应用而言,该方法的改善效果也同样明显。 王佳文 李丽 潘红兵 李伟 张荣NoC架构片上多处理器系统性能探索 被引量:1 2009年 采用SystemC建模和仿真环境建立了一款NoC系统级仿真平台,设计了3个实验分别用于建模3种典型应用(低计算/通信比、高计算/通信比和非独立任务),以定量模拟的方法对NoC架构MPSoC性能进行了详细的调研,并将其结果与总线架构MPSoC进行了对比分析.实验结果显示:NoC系统加速比与处理器数目呈线性关系,不受规模的影响,而总线系统则明显受到处理器数目的限制;共享存储资源成为NoC系统性能提升的限制,但可以通过采用分布式存储策略得到解决,而总线系统却无法克服其共享总线通信瓶颈.因此,在系统规模较大(N>12)时推荐采用NoC体系结构. 杨盛光 李丽 张宇昂 董岚 娄孝祥关键词:NOC 总线 加速比 动态自适应端接电阻控制电路 2011年 介绍了一种动态自适应片上端接电阻控制电路.它以电流源作为参考电阻,并采用数字信号动态地控制端接电阻阻值,从而达到与传输线匹配的目的.为了在端接匹配后保持端接电阻的稳定,设计了新颖的锁电路,与传统的锁电路相比节省了面积.该设计基于SMIC 0.18μm 3.3V/1.8VCMOS混合信号工艺完成物理版图设计,在USB 2.0收发器中有成功应用. 潘科 何书专 李丽 潘红兵 李伟关键词:阻抗匹配 USB2.0 多核并行图像显示接口设计 随着集成电路制造技术的不断发展,传统上以提升性能为主要途经的技术遇到无法逾越的瓶颈,而多核技术则越来越成为备受青睐的主流技术之一.在嵌入式领域,多核系统芯片在多媒体处理、嵌入式计算等方面将有广泛的应用空间.
本... 杜高明 张多利 高明伦 耿罗锋 候宁关键词:并行图像 显示接口 接口设计 集成电路 文献传递 片上网络技术发展现状及趋势浅析 被引量:19 2009年 半导体制造工艺的快速发展使得片上可以集成更大规模的硬件资源,片上网络的研究试图解决芯片中全局通信问题,使得从基于计算的设计转变为基于通信的设计,并实现可扩展的通信架构。本文回顾和总结了现有NoC研完工作,指出NoC是当前片上通信发展的主流趋势,并分析了当前NoC关键技术瓶颈,最后预测了多核的技术和产业发展趋势。 李丽 许居衍关键词:功耗管理 SoC系统中多端口DMA控制器的设计 被引量:9 2014年 访存瓶颈一直是SoC系统设计的挑战,传统基于AHB总线的DMA控制器,只能完成单路数据的传输,不能满足一些实时图像处理系统的需求。本文提出了SoC系统中多端口DMA控制器的设计方法,该设计中数据传输采用专用的数据通道,避开AHB总线的限制,可以实现多路数据并行传输。设计中每个端口连接一个设备,从而使得DMA控制器具有更好的适用度,可用于多种架构的SoC系统中。文中阐述了DMA控制器的总体结构、工作原理以及工作流程,并给出了该DMA控制器在SoC系统中应用的一款实例。 张路煜 李丽 潘红兵 王堃 李伟关键词:DMA控制器 SOC 多端口 AHB总线 32位定浮点数正余弦函数FPGA实现方法 被引量:7 2012年 本文首先介绍了查表算法和Cordic算法原理,在这两种算法基础上,用Verilog HDL语言对32位定点数的正余弦函数进行了编程设计,结合仿真综合结果,对这两种方法从运算精度,运算速度和占用硬件资源几方面进行了分析.进而采用不经过浮点定点转换,直接在Cordic算法改进的基础上实现32位浮点数的正余弦函数FPGA设计.最后,对这三种实现方法进行了综合评价. 吴庆达 何书专 潘红兵 沙金 李伟关键词:查表法 CORDIC算法 三角函数 USB2.0 IP核功能验证的研究和应用 被引量:7 2009年 本文从验证平台模型的构建出发,完成了对一款USB2.0 IP核的功能验证。文中列举了部分验证代码和实例,在测试用例中着重对UTMI接口,微处理器接口和RAM接口等进行了详细描述,最后给出了仿真波形和验证结果报告,从中可以看出USB2.0 IP核的代码覆盖率达到了100%,结果令人满意。文中对验证方法学进行了研究和实践,实现了测试向量的可读性,验证结果的自动生成和可观测性,验证思想可以在相关设计中复用。 侯大志 李丽 何书专 吴志刚关键词:USB2.0 IP核 接口 基于功能信息的验证工程学过程模型研究 被引量:2 2005年 针对当前集成电路功能验证面临的问题,通过引入工程学思想,研究了集成电路功能验证的工程学问题。以功能验证的过程模型为研究对象,在已有过程模型的基础上,提出了一种全新的功能验证过程模型——基于功能信息的验证工程学过程模型,并讨论了模型中的若干具体问题。该模型在提高验证并行度和促进验证重用等方面有积极意义。 张多利 高明伦 李丽 程作仁