您的位置: 专家智库 > >

中国博士后科学基金(200902432)

作品数:3 被引量:3H指数:1
相关作者:黎明刘冬生邹雪城刘尧张丽更多>>
相关机构:华中科技大学更多>>
发文基金:中国博士后科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇低功耗
  • 1篇射频识别
  • 1篇芯片
  • 1篇密码
  • 1篇密码学
  • 1篇模乘
  • 1篇模乘器
  • 1篇可扩展
  • 1篇可扩展性
  • 1篇扩展性
  • 1篇基带
  • 1篇基带控制器
  • 1篇功耗
  • 1篇公钥
  • 1篇公钥密码
  • 1篇公钥密码学
  • 1篇SWITCH
  • 1篇BUFFER
  • 1篇DESIGN
  • 1篇标签

机构

  • 2篇华中科技大学

作者

  • 2篇邹雪城
  • 2篇刘冬生
  • 2篇黎明
  • 1篇刘尧
  • 1篇张丽

传媒

  • 1篇华中科技大学...
  • 1篇固体电子学研...
  • 1篇High T...

年份

  • 1篇2013
  • 1篇2011
  • 1篇2009
3 条 记 录,以下是 1-3
排序方式:
Design of an unbuffered switch for network on-chip
2013年
In the complex multicore chip system,network on-chip(NoC)is viewed as a kind of system interconnection that can substitute the traditional interconnect networks,which will improve the system performance and communication efficiency.With regard to the complex and large scale NoC,simple and efficient routing nodes are the critical factors to achieve low-cost and low-congestion communication performance.This paper proposes an unbuffered switch architecture and makes detailed analysis of the mechanism of buffer in the switch architecture.According to the simulation results,the S-mesh using the unbuffered switch architecture is better in terms of the optimal performance in message latency than some typical NoC architectures,such as 2D-mesh,Fat-tree,Butterfly,Octagon and so on.The synthesis results of design compiler indicate that the unbuffered switch has obvious advantages of achieving cost and operating speed for the chips.
刘浩Cao FeifeiZhou NingZou XuechengLiu Dongsheng
关键词:BUFFERLOW-COST
一种高性能可扩展双域模乘器的研究与设计被引量:1
2011年
在原始蒙哥马利模乘算法基础上提出一种双域统一的蒙哥马利模乘算法.根据该算法设计了一种高性能可扩展双域模乘单元电路,以支持蒙哥马利模乘运算的加速计算.该模乘单元电路采用以高基数为处理字长,并使用多处理单元流水计算的方法,来实现高效快速的模乘计算,具有高度的可扩展性和可配置性,支持双域任意位宽的模乘运算.在0.18μm CMOS工艺下,对模乘单元电路性能和面积进行评估表明,面积为166×103门,完成1 024bit的模乘运算仅需1.3μs.
邹雪城张丽黎明刘冬生
关键词:公钥密码学可扩展性
一种低功耗高频RFID标签芯片基带控制器被引量:2
2009年
设计了一款应用于高频射频识别标签芯片的基带控制器。该基带控制器符合ISO15693标准协议,满足无源射频识别标签的低成本、低功耗的需求。详细论述了解码电路、命令响应模块及状态机、数据组织模块等关键电路的设计。芯片采用中芯国际0.35μm2P3M嵌入式EEPROM的混合信号CMOS工艺实现,基带控制器的Core面积仅为0.23mm2,功耗低至66.8μW。
刘冬生邹雪城黎明刘尧
关键词:射频识别标签芯片基带控制器低功耗
共1页<1>
聚类工具0