国家教育部博士点基金(20121103120018)
- 作品数:19 被引量:75H指数:5
- 相关作者:侯立刚汪金辉彭晓宏耿淑琴万培元更多>>
- 相关机构:北京工业大学无锡星融恒通科技有限公司中国人民武装警察部队学院更多>>
- 发文基金:北京市自然科学基金国家教育部博士点基金国家自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术天文地球更多>>
- 一种具有温度补偿的时钟振荡器设计被引量:2
- 2014年
- 介绍了一种采用0.35μmCMOS工艺制作的具有温度补偿的时钟振荡器电路。从环形振荡器的基本原理出发,基于对CMOS工艺各种非理想性因素的分析,提出一种新型的工艺补偿电路,减小振荡器偏置电流随阈值电压的漂移;在延迟单元的设计中,引入NMOS交叉耦合对组成的交流负阻抗来进一步补偿PMOS迁移率随温度的变化,从而有效抑制输出频率随温度的变化。该振荡器电路用于MEMS加速度计读出电路芯片。样品电路测试结果表明,在一20~100℃温度范围内,时钟振荡器的频率仅变化38kHz。
- 武威万培元侯立刚林平分
- 关键词:环形振荡器温度补偿
- 基于硅带隙能量的1.2V基准电压源设计
- 2014年
- 基于0.35μm CSMC(central semiconductor manufacturing corporation)工艺设计,并流片了一款典型的带隙基准电压源芯片,可输出不随温度变化的高精度基准电压。电路包括核心电路、运算放大器和启动电路。芯片在3.3 V 供电电压,-40~80℃的温度范围内进行测试,结果显示输出电压波动范围为1.2128~1.2175 V,温度系数为3.22×10-5/℃。电路的版图面积为135μm×236μm,芯片大小为1 mm×1 mm。
- 冯超汪金辉万培元侯立刚
- 关键词:基准电压源温度系数基准电压
- 应用于音频设备的14-bit Sigma-delta调制器的设计被引量:2
- 2016年
- 文中针对AUDIO CODEC IP核项目的实际需求,设计了一款应用于音频设备的14-bit Sigma-delta调制器。采用过采样率(OSR)为256倍的2阶1-bit CIFB结构,应用了包含电路级噪声和非理想因素影响的simulink模型进行行为级仿真。在华力HLMC 55 nm CMOS工艺下,Sigma-delta调制器采用开关电容积分电路来实现,各级积分器采用特殊的开关控制以减小电容大小,从而减小芯片面积,其测试结果可以达到SNDR=84.1d B(ENOB=13.67 bits)。
- 代田慧彭晓宏
- 关键词:音频设备SIGMA-DELTA调制器过采样开关电容
- 基于嵌入式平台的GPS车载定位装置的设计被引量:3
- 2016年
- 随着社会的进步,推动城市的发展同时兼顾环保,电动自行车、自行车的数量也跟着机动车数量一起增加,为了非机动车的监管,采用GSM数字蜂窝移动通信网的短消息服务,设计了一种低成本,易使用的GPS车载定位装置,实现了GPS位置的接收与发送。根据实际测试,该装置具有方便快捷,成本低,便于使用的特点,达到了设计要求。
- 宋辰侯立刚
- 关键词:嵌入式系统GPSGSM定位装置
- 基于数据驱动动态逻辑电路的桶形移位器设计
- 2014年
- 介绍了一种新型数据驱动的动态逻辑电路。该电路去除了时钟信号,利用适当的输入数据来保持电路正确的逻辑操作。基于数字驱动的动态逻辑电路,设计了一种新型低功耗、高性能的8位桶形移位器。仿真结果表明,在相同的工作频率下,与基于传统动态逻辑电路的8位桶形移位器相比,新型8位桶形移位器的版图面积减少了40%,速度提高了17%,功耗-延迟积减少了14%。
- 王莉娜汪金辉张俊腾
- 关键词:低功耗
- 自适应传感器模块(ASIM)设计被引量:1
- 2015年
- 基于FPGA提出一种将各种不同类型的传感器接口(如UART接口)转化为统一规范的USB接口的设计方案,从而实现PC机对传感器接口采集的数据快速读写。简单介绍USB控制器的Verilog HDL实现方法,并应用QuartusⅡ和NiosⅡ软件搭建自适应传感器系统模块,通过数据传输对该系统进行验证,模拟了UART接口转换为USB接口的实现方法。
- 吴亮侯立刚
- 关键词:FPGA传感器接口USB控制器自适应系统UART接口
- 大电流,微功耗,小体积单片LDO的设计与实现被引量:1
- 2013年
- 以设计输出电流为700 mA,静态电流为50μA,芯片面积为1.5 mm×2.0 mm的LDO线性稳压器为目标,提出的LDO电路利用基准电路的输出直接作为芯片的输出,用基准电路所固有的跨导放大器对输出进行检测并反馈至单级放大器,放大后输出至功率管的基极,控制功率管输出额定的电压和电流。无需冗余的误差放大器,使得环路补偿极为简单,不存在传统LDO的补偿难题。在电路上把传统LDO电路所需各个模块的功能糅合到了一个较为简单的电路中,大大减小了芯片面积,并且减小了静态电流。对电路进行了仿真分析并采用2μm 36 V Bipolar工艺生产实现,流片后的测试结果表明该芯片实现了大电流,微功耗,小体积的特性。
- 彭晓宏朱治鼎侯立刚汪金辉吴武臣
- 关键词:线性稳压器大电流跨导放大器BIPOLAR
- 基于Verilog的FIR数字滤波器设计与仿真被引量:9
- 2016年
- 设计一种基于Verilog的FIR数字低通滤波器。在结构上改变了以往乘法器和加法器的简单结合,利用分布式算法构造查找表进行乘累加运算,节约资源占用并且提高运算速率。利用Matlab工具设计和获取滤波器参数,并且进行仿真验证。滤波器参数量化后形成查找表,利用Verilog HDL语言对硬件电路模块进行设计描述,并且用Model Sim进行整个硬件电路系统的功能仿真,验证了设计的正确性。设计在速度和面积方面做了折中和优化,成功实现了数字滤波的功能。
- 何蕴良耿淑琴汪金辉
- 关键词:VERILOG数字滤波器分布式算法FIR
- 基于FPGA的喷墨打印机控制系统被引量:1
- 2015年
- 提出一种基于FPGA的喷墨打印机控制系统,使用Altera公司的FPGA芯片EP1C6Q240C8作为控制核心,把喷墨打印机分为两部分研究,控制喷墨打印机喷墨的打印头与控制喷墨打印机走纸的步进电机,实现喷墨打印机打印头的喷墨与步进电机的走纸运动的联合控制。实验结果表明,该系统不但能实现对喷墨打印机的高精度控制,并且具有操作简单、可升级性强等特点。
- 高德洋侯立刚张志远
- 关键词:FPGA喷墨打印机打印头步进电机
- 一种基于时钟抽取偏置电压技术的存储器位线
- 2016年
- 基于一种新型时钟延时单元,设计了一种片上存储器的位线。在不增加版图面积的前提下,通过周期性地改变保持管的衬底偏置电压,减小了短路功耗、泄漏功耗和延迟时间,同时增加了电路的抗工艺波动能力。在SMIC 65nm工艺下,完成了传统位线、改进后的位线以及静态随机存取存储器(SRAM)的设计。仿真结果表明,在1GHz时钟频率下,改进后的两种位线与传统位线相比,功耗延迟积分别减小了19.1%和15.9%。最后,通过蒙特卡洛分析可知,改进后的位线相比于传统位线具有较强的抗工艺波动能力,即功耗延迟积的方差减小了97.1%。
- 杨泽重汪金辉侯立刚耿淑琴彭晓宏
- 关键词:存储器