周口师范学院青年科研基金(zknuqn201043A)
- 作品数:3 被引量:6H指数:2
- 相关作者:周子昂张利红徐坤姚遥吴定允更多>>
- 相关机构:周口师范学院更多>>
- 发文基金:周口师范学院青年科研基金更多>>
- 相关领域:电子电信更多>>
- 一种基于CMOS工艺的电平转换芯片被引量:4
- 2011年
- 基于CSMC 2P2M 0.6μm CMOS工艺设计了一种电平转换芯片。整体电路采用Hspice和CSMC 2P2M的0.6μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1mm×1mm,并参与MPW(多项目晶圆)计划流片。流片测试结果表明,芯片满足设计目标。
- 周子昂吴定允徐坤张利红
- 关键词:CMOS工艺版图设计
- 基于CMOS多功能数字芯片的ESD保护电路设计被引量:2
- 2012年
- 基于CSMC 2P2M 0.6μm CMOS工艺设计了一种ESD保护电路。整体电路采用Hspice和CSMC 2P2M的0.6μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,参与MPW(多项目晶圆)计划流片,流片测试结果表明,芯片满足设计目标。
- 周子昂姚遥徐坤张利红
- 关键词:CMOS工艺ESD保护电路版图设计
- CMOS工艺多功能数字芯片的输出缓冲电路设计
- 2012年
- 为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M的0.6μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。
- 周子昂姚遥徐坤张利红
- 关键词:CMOS工艺版图设计在片测试