您的位置: 专家智库 > >

北京市科技计划项目(D0306008040311)

作品数:2 被引量:2H指数:1
相关作者:李国林贠磊杨跃进更多>>
相关机构:清华大学更多>>
发文基金:北京市科技计划项目更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇滤波器
  • 1篇低功耗
  • 1篇调谐
  • 1篇压控
  • 1篇压控振荡器
  • 1篇氧化物半导体
  • 1篇振荡器
  • 1篇上锁
  • 1篇时钟
  • 1篇数据转换器
  • 1篇锁相
  • 1篇锁相环
  • 1篇转换器
  • 1篇滤波器设计
  • 1篇金属氧化物半...
  • 1篇互补型金属氧...
  • 1篇环路
  • 1篇环路滤波
  • 1篇环路滤波器
  • 1篇功耗

机构

  • 2篇清华大学

作者

  • 2篇李国林
  • 1篇杨跃进
  • 1篇贠磊

传媒

  • 1篇半导体技术
  • 1篇微电子学

年份

  • 2篇2008
2 条 记 录,以下是 1-2
排序方式:
用于数据转换器的时钟合成器设计被引量:1
2008年
设计了一种用于数据转换器的低抖动锁相环时钟合成器。基于一阶锁相环结构,提出新的系统分析线性模型,改进了片上无源离散环路滤波器,大大缩短了设计周期。该21.88MHz时钟合成器采用0.18μm CMOS混合信号工艺,在1.8V电源电压下,电荷泵和压控振荡器功耗为410μA。时钟合成器在1MHz频偏处相位噪声为-114dBc/Hz。
杨跃进李国林
关键词:锁相环环路滤波器压控振荡器
片上锁相环调谐的低功耗中频复数滤波器设计被引量:1
2008年
讨论了应用于IEEE802.15.4标准低中频接收机的3阶贝塞尔复数gm-C滤波器,其中跨导器采用Nauta结构。为了消除工艺偏差、温度变化、老化对截止频率的影响,滤波器电路使用了片上锁相环调谐电路。滤波器设计采用HJTC-0.18μm1P6MCMOS混合工艺,中心频率为+3 MHz,-3 dB带宽为2.6 MHz。仿真结果显示临道、间道抑制分别为26.4、44 dB,镜像抑制为31.4 dB,带内SFDR为54.8 dB。复数滤波器电源电压为2.5 V,整体消耗的电流约为1.61 mA。
贠磊李国林
关键词:GM-C滤波器互补型金属氧化物半导体
共1页<1>
聚类工具0