您的位置: 专家智库 > >

国家教育部博士点基金(20120111120008)

作品数:2 被引量:1H指数:1
相关作者:张章於昌虎吴楚彬解光军杨依忠更多>>
相关机构:合肥工业大学更多>>
发文基金:国家教育部博士点基金国家重点实验室开放基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇电路
  • 1篇运放
  • 1篇转换器
  • 1篇线性度
  • 1篇模数转换
  • 1篇模数转换器
  • 1篇快闪
  • 1篇复用
  • 1篇高线性
  • 1篇高线性度
  • 1篇A/D
  • 1篇A/D转换
  • 1篇A/D转换器
  • 1篇MOS
  • 1篇采样保持
  • 1篇采样保持电路
  • 1篇采样开关

机构

  • 2篇合肥工业大学

作者

  • 2篇解光军
  • 2篇吴楚彬
  • 2篇於昌虎
  • 2篇张章
  • 1篇杨依忠

传媒

  • 1篇电子器件
  • 1篇微电子学

年份

  • 2篇2013
2 条 记 录,以下是 1-2
排序方式:
一种用于随机快闪A/D转换器的数字校准算法被引量:1
2013年
随机快闪A/D转换器(SF-ADC)的传输函数满足正态分布曲线,线性度较差。对该类型ADC的数字后台校准算法进行研究,提出一种新的校准算法。该算法通过分段逼近结合反函数的方法来校准传输函数的非线性谐波误差,大幅提高了ADC的输入信号范围,从而提高了ADC的信噪比。采用Matlab和Modelsim仿真软件对该算法进行仿真验证,结果显示,提出的校准算法使ADC的输入信号范围拓宽到理论上的最大值(-3σ~+3σ),信噪比达到42.54dB。
於昌虎张章吴楚彬杨依忠解光军
一种具有高线性度MOS采样开关的采样保持电路
2013年
提出了一种具有高线性度MOS采样开关的采样保持电路。该电路通过运放的共享,在采样阶段对开关管的栅极引入负反馈,有效地抑制开关导通电阻引入的非线性,实现了高性能的采样保持电路。该电路采用SMIC 0.13μm标准CMOS工艺设计,仿真结果表明:在采样阶段,导通电阻大约只有0.2Ω的变化;在采样时钟为80 MHz,输入信号为30 MHz、0.5V pp时,无杂散动态范围(SFDR)达到了116 dB,比传统自举开关的SFDR提高了34 dB。
吴楚彬张章於昌虎解光军
关键词:采样保持电路采样开关
共1页<1>
聚类工具0