国家教育部博士点基金(20091103120007)
- 作品数:3 被引量:14H指数:3
- 相关作者:刘素娟陈建新杨玥张特更多>>
- 相关机构:北京工业大学更多>>
- 发文基金:国家教育部博士点基金北京市教委资助项目北京市自然科学基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- An Optimization Algorithm for Timing-error Estimation in Time-interleaved ADCs
- One of the biggest challenges in time interleaved ADCs are its extreme sensitivity to timing-error.For estimat...
- Jun-Shan WangSu-Juan LiuPei-Pei Qi
- 一种校准混合滤波器组现实偏差的方法被引量:7
- 2010年
- 现实误差的存在严重制约了并行采样混合滤波器组(HFB)模拟数字转换器(ADC)系统的重构精度,因此,本文首先分析了模拟偏差和通路失配误差对HFB ADC系统的影响。然后,提出一种频率相关等效模型(FDEM)。该模型整合了现实偏差对分解滤波器组的影响,并且为数字综合滤波器组提供出准确的校准对象。最后,设计并实现了一个两通路12 b精度,200 MHz采样速度的HFB ADC系统。实验结果表明,应用FDEM方法后,93%频谱范围内(7%的过采样)混叠误差的平均无杂散动态范围(SFDR)可以从35 dB提升到87 dB,验证了该方法的实际可行性。
- 刘素娟杨玥陈建新
- 关键词:混合滤波器组模拟数字转换器
- 新型双声道音频Σ-ΔDAC小面积插值滤波器的设计实现被引量:3
- 2011年
- 该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道的同步。设计在TSMC 0.18μm 1.8 V/3.3 V 1P5M CMOS工艺上实现,测试信噪比为106 dB,数字部分芯片的面积仅为0.198 mm2,功耗为0.65 mW。这种设计方法降低了Σ-ΔDAC系统中数字部分的面积和功耗,给模拟部分留有较大的设计裕量,这对模数混合系统的设计具有重要的意义。
- 刘素娟张特陈建新
- 关键词:插值滤波器
- 混合滤波器组ADC通路失配偏差的校准方法被引量:4
- 2011年
- 针对各采样通路之间的不匹配影响混合滤波器组ADC的重构精度这一问题,本文提出了一种校准混合滤波器组ADC通路失配偏差的模型,该模型将通路间的增益偏差、相位偏差和带宽失配偏差引入到混合滤波器组ADC中.基于此模型,建立根据输出数据求解超定方程组估算失配偏差的方法,给出引入失配偏差的混合滤波器组的结构,推导出其完美重构条件.设计实现了160MHz 12-bit的两通路混合滤波器组ADC系统,实验结果表明,提出的通路失配偏差的校准方法可提高系统的无杂散动态范围(SFDR)23dB.
- 刘素娟杨玥张特陈建新
- 关键词:模拟数字转换器混合滤波器组校准