中国科学院西部之光基金(Y001YR1601)
- 作品数:5 被引量:17H指数:3
- 相关作者:胡永辉侯雷王丽敏刘军良闫辉更多>>
- 相关机构:中国科学院中国科学院国家授时中心中国科学院研究生院更多>>
- 发文基金:中国科学院西部之光基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 基于Wi-Fi的NTP无线授时服务器的设计与实现被引量:2
- 2013年
- 为满足需求,给出了一种基于Wi-Fi的NTP无线授时服务器的设计方案。该服务器用GPS作为时间源,将GPS接收机输出的时间信息传送给ARM控制器,进行时码信息的采集与处理,通过Wi-Fi无线收发模块将服务器连接到网络层,并采用NTP协议实现授时。授时精度在局域网内可达到1 ms。
- 白杉杉胡永辉徐锐
- 关键词:ARM控制器GPS接收机
- 基于W500的NTP时间服务器设计被引量:1
- 2012年
- 针对局域网领域对时间同步的要求,主要利用微控制器STM32和单片网络接口芯片W5100为核心搭建硬件平台来设计一个高精度、高吞吐量的NTP时间服务器系统,为客户端提供高精度的时间信息,从而实现客户端与服务器时间同步的功能。实验及分析表明,该系统运行稳定,能够实现网络时间同步。
- 孙林胡永辉侯雷
- 关键词:时间同步时间服务器
- 基于E1接口的时间同步系统关键模块设计与仿真被引量:4
- 2012年
- 针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3码作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关键模块进行仿真,结果表明各模块设计均满足时间同步系统的要求。
- 闫辉胡永辉侯雷
- 关键词:时间同步E1接口HDB3码现场可编程门阵列
- 基于ARM+FPGA的IRIG-B码产生器的研制被引量:3
- 2012年
- 本设计中采用ARM芯片作为主控芯片,FPGA芯片作为主功能芯片,使用C和Verilog语言编程。通过软件控制生成IRIG-B(DC)码信号,由分频1 PPS信号和外部标准1 PPS信号锁相同步保证时标信号的同步,在产生DC码后采用基于FPGA内部ROM数字查找表技术实现AC码的数字调制。整体方案设计简单,应用方便。
- 高林胡永辉侯雷
- 关键词:IRIG-B码ARM芯片数字调制
- 基于FPGA的IRIG-B(DC)码的解码方案的设计与实现被引量:7
- 2012年
- IRIG-B码是国际上通用的时间码格式,广泛应用于各种系统的时间同步。针对IRIG-B(DC)码的调制特性,介绍一种基于FPGA的B码解调方案。重点描述了如何在同步时序中准确提取秒同步信号并解调B码中包含的时间信息。整个方案中采用Verilog HDL语言进行设计,已成功实现,并给出了验证结果。
- 王丽敏胡永辉侯雷刘军良
- 关键词:现场可编程门阵列解调